位置:51电子网 » 技术资料 » EDA/PLD

CPLD在水下冲击波记录仪中的应用

发布时间:2008/5/28 0:00:00 访问次数:651

1.引言

  随着大规模集成电路和单片机的迅速发展,复杂可编程逻辑器件(cpld)具有使用灵活、可靠性高、功能强大的优点,在电子产品设计中得到了广泛的应用。cpld可实现在系统编程,重复多次,而且还兼容ieee1149.1(jtag)标准的测试激励端和边界扫描能力,使用cpld器件进行开发,不仅可以提高系统的集成化程度、可靠性和可扩充性,而且大大缩短产品的设计周期。由于cpld采用连续连接结构,易于预测延时,从而使电路仿真更加准确。cpld是标准的大规模集成电路产品,可用于各种数字逻辑系统的设计。近年来,随着采用先进的集成工艺和大批量生产,cpld 器件成本不断下降,集成密度、速度和性能都大幅度提高,这样一个芯片就可以实现一个复杂的数字电路系统;再加上使用方便的开发工具,给设计修改带来很大方便。本文以xilinx公司的coolrunner系列cpld芯片为例,实现对水下爆炸时冲击波信号数据的记录。

  2 水下冲击波记录仪的组成及工作原理

  2.1 功能介绍

  该水下冲击波记录仪电路主要用于测试水下爆炸时冲击波的强弱,通过专用数据处理软件它能够对采集到的冲击波信号的数据进行波形重现, 并从波形上可读出冲击波的压力峰值及其上升时间和作用时间。

  2.2 体系结构组成

  水下冲击波记录仪由数据记录器、接口、测试数据处理软件三部分组成。数据记录器是一个集压力传感器、瞬态波形记录器、接口、电源等于一体的微型测试装置,内置电压放大器,直流供电,输入信号经放大、高速a/d转换后实现自动数字存储。

  2.3 工作原理

  压力传感器的主要作用是敏感水下冲击波的强弱,其输出通过恒流源电路把冲击压力信号转换为电压信号。调理电路将信号转换到模数转换器的模拟量输入范围之后,由模数转换器对其进行采集,通过中心控制模块对转换后的数字信号的幅值进行判断并对存储器地址进行初始化、递推,数字信号即被存储。读数时计算机通过并口发出读数时钟及命令,对三路存储器进行路选、片选并将其中的数据读出。

  记录仪触发方案采用负延迟内触发:当信号幅值大于或等于传感器输出满量程的10%时启动负延迟,而当信号幅值小于此值时系统处于循环采集状态,从而可以有效地防止干扰引起的误触发与不触发并准确、完整地记录整个冲击波波形。水下冲击波记录仪的原理组成框图见图1。

  图1 水下冲击波记录仪工作原理图

  3 cpld的应用

  在本设计中主要使用xilinx公司开发的coolruner cpld芯片完成设计。本文设计中所采用的是该系列中的xcr3256器件,可实现6000门的数字逻辑电路,内嵌256个宏单元,支持4个全局时钟,具有低功耗、可快速isp、延时可预测等特点。我们选用xcr3256芯片实现水下冲击波记录仪主控模块,该主控模块用于对各外围器件的控制,协调各外围器件的工作。外围器件主要有电源芯片组、静态ram存储器、晶体振荡器、a/d转换器、led、并口等。其中晶体振荡器包括产生主时钟的12mhz晶振和产生延时计数时钟的1mhz晶振。主控模块与各外围器件的框图如图2所示。

  图2 水下冲击波记录仪主控模块与各外围器件电路原理框图

  3.1 灵活性强,开发周期短

  图2中a/d转换器采用ad7470。它的启动转换输入端convst由主时钟分频得到且采样频率可编程。可编程延时电路是通过一个四路拨码开关对cpld输入不同的电平组合实现的,通过设定cpld数字逻辑对产生延时计数时钟的1mhz晶振计数,输入不同的电平组合从而译码产生不同的延迟时间,而更改电平组合只需对记录仪的面板操作即可。cpld器件配以ise开发系统可完成设计输入、编译、验证及编程,设计校验可进行完整的模拟, 最坏情况下的定时分析和功能测试。设计人员无需编程器就可重构数字系统,具有“硬件软做”的特点。3.2 功耗低,集成度高

  图2中电源管理电路中的电源芯片主要包括max1658、max1659和max1616,它们的共同点就是都有一个shdn输入端,当shdn端为低电平时,无论电压输入端输入多大电压,输出电压均为0v,而只有当shdn端为高电平,输入端接入合适电压时,输出端才能产生相应的电压值供系统正常工作。由于装置最终工作在水下,需要电池供电,这就要求电路必须低功耗。

  记录仪工作时共有5个状态:低功耗延时设置待上电状态、低功耗待触发状态、数据记录状态、数据保持

1.引言

  随着大规模集成电路和单片机的迅速发展,复杂可编程逻辑器件(cpld)具有使用灵活、可靠性高、功能强大的优点,在电子产品设计中得到了广泛的应用。cpld可实现在系统编程,重复多次,而且还兼容ieee1149.1(jtag)标准的测试激励端和边界扫描能力,使用cpld器件进行开发,不仅可以提高系统的集成化程度、可靠性和可扩充性,而且大大缩短产品的设计周期。由于cpld采用连续连接结构,易于预测延时,从而使电路仿真更加准确。cpld是标准的大规模集成电路产品,可用于各种数字逻辑系统的设计。近年来,随着采用先进的集成工艺和大批量生产,cpld 器件成本不断下降,集成密度、速度和性能都大幅度提高,这样一个芯片就可以实现一个复杂的数字电路系统;再加上使用方便的开发工具,给设计修改带来很大方便。本文以xilinx公司的coolrunner系列cpld芯片为例,实现对水下爆炸时冲击波信号数据的记录。

  2 水下冲击波记录仪的组成及工作原理

  2.1 功能介绍

  该水下冲击波记录仪电路主要用于测试水下爆炸时冲击波的强弱,通过专用数据处理软件它能够对采集到的冲击波信号的数据进行波形重现, 并从波形上可读出冲击波的压力峰值及其上升时间和作用时间。

  2.2 体系结构组成

  水下冲击波记录仪由数据记录器、接口、测试数据处理软件三部分组成。数据记录器是一个集压力传感器、瞬态波形记录器、接口、电源等于一体的微型测试装置,内置电压放大器,直流供电,输入信号经放大、高速a/d转换后实现自动数字存储。

  2.3 工作原理

  压力传感器的主要作用是敏感水下冲击波的强弱,其输出通过恒流源电路把冲击压力信号转换为电压信号。调理电路将信号转换到模数转换器的模拟量输入范围之后,由模数转换器对其进行采集,通过中心控制模块对转换后的数字信号的幅值进行判断并对存储器地址进行初始化、递推,数字信号即被存储。读数时计算机通过并口发出读数时钟及命令,对三路存储器进行路选、片选并将其中的数据读出。

  记录仪触发方案采用负延迟内触发:当信号幅值大于或等于传感器输出满量程的10%时启动负延迟,而当信号幅值小于此值时系统处于循环采集状态,从而可以有效地防止干扰引起的误触发与不触发并准确、完整地记录整个冲击波波形。水下冲击波记录仪的原理组成框图见图1。

  图1 水下冲击波记录仪工作原理图

  3 cpld的应用

  在本设计中主要使用xilinx公司开发的coolruner cpld芯片完成设计。本文设计中所采用的是该系列中的xcr3256器件,可实现6000门的数字逻辑电路,内嵌256个宏单元,支持4个全局时钟,具有低功耗、可快速isp、延时可预测等特点。我们选用xcr3256芯片实现水下冲击波记录仪主控模块,该主控模块用于对各外围器件的控制,协调各外围器件的工作。外围器件主要有电源芯片组、静态ram存储器、晶体振荡器、a/d转换器、led、并口等。其中晶体振荡器包括产生主时钟的12mhz晶振和产生延时计数时钟的1mhz晶振。主控模块与各外围器件的框图如图2所示。

  图2 水下冲击波记录仪主控模块与各外围器件电路原理框图

  3.1 灵活性强,开发周期短

  图2中a/d转换器采用ad7470。它的启动转换输入端convst由主时钟分频得到且采样频率可编程。可编程延时电路是通过一个四路拨码开关对cpld输入不同的电平组合实现的,通过设定cpld数字逻辑对产生延时计数时钟的1mhz晶振计数,输入不同的电平组合从而译码产生不同的延迟时间,而更改电平组合只需对记录仪的面板操作即可。cpld器件配以ise开发系统可完成设计输入、编译、验证及编程,设计校验可进行完整的模拟, 最坏情况下的定时分析和功能测试。设计人员无需编程器就可重构数字系统,具有“硬件软做”的特点。3.2 功耗低,集成度高

  图2中电源管理电路中的电源芯片主要包括max1658、max1659和max1616,它们的共同点就是都有一个shdn输入端,当shdn端为低电平时,无论电压输入端输入多大电压,输出电压均为0v,而只有当shdn端为高电平,输入端接入合适电压时,输出端才能产生相应的电压值供系统正常工作。由于装置最终工作在水下,需要电池供电,这就要求电路必须低功耗。

  记录仪工作时共有5个状态:低功耗延时设置待上电状态、低功耗待触发状态、数据记录状态、数据保持

相关IC型号

热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!