双口RAM在组合导航系统中的应用
发布时间:2008/5/26 0:00:00 访问次数:705
    
    
     摘要:介绍了双口ram器件cy7c028的内部结构及工作原理,详细讨论了cy7c028在ins/gps组合导航系统中的具体应用,给出了cy70c28与tms320f240和tms320vc33之间的接口电路,并对cy7c028的分区处理进行了独特的软件设计,提高了实时性。 关键词:双口ram tms320vc33 tms320f240 组合导航系统 cy7c028 导航系统是负责将载体从起始点引导到目的地的系统装置。近年来,随着微型计算机技术和卫星通信技术的发展和实际应用,使得导航系统的精确性和可靠性达到了更高的要求,促使导航系统向综合化和容错化方法发展,进而发展了以惯性导航为主体的各种组合导航系统。在众多组合导般系统中,ins/gps组合导航系统更是发展迅速,在军用和民用领域均已获得广泛应用,而且愈来愈受到重视。就ins/gps组合导航系统而言,除了要完成大量的导航解算工作外,还要完成控制、人机接口、与外部系统的通信等功能。由于导航系统对实时性要求较高,采用单片cpu来实现上述功能是不现实的。在研制某弹载ins/gps组合导航系统时,针对弹载导航系统体积小、重量轻、功耗小的特点,设计了一种嵌入式高速处理系统。该系统采用ti公司的tms320vc33和tms320f240组成双dsp系统,即由两个dsp构成一个主从式系统完成相应功能。主从式系统设计的关键是主机与从机之间的数据通信。主从机之间的数据通信主要有串行、并行、dma及双口ram四种方式。综合各种通信方式的优缺点,考虑到导航系统实时性高、数据量大的特点,笔者以双口ram器件cy7c028作为共享存储器,笔者以双口ram器件cy7c028作为共享存储器,通过独特的软件分区处理设计有效地实现了导航系统中的主计算机与从微型计算机之间的通信。 1 双口ram芯片cy7c028的内部结构及工作原理 cy7c028是cypress公司研制的64k×16低功耗cmos型静态双口ram,最大访问时间为12/15/20ns,可与大多数高速处理器配合使用,无需插入等待状态。采用主从模式可以方便地将数据总线扩展成32位或更宽。其内部功能框图如图1所示。 双口ram芯片cy7c028作为一种性能优越的快速通信器件,大多cpu的高速数字系统中非常适用。其特点是:提供两套完全独立的数据线、地址线、读写控制线,允许两个cpu对双端口存储器同时进行操作;具有两套完全的中断逻辑,用于实现两个cpu之间的握手信号;具有完全独立的忙逻辑,可保护两个cpu对同一地址单元进行正确的读写操作。当两个cpu对双口ram存取时,存在以下四种情况。(1)两个cpu不同时对同一地址单元存取数据。(2)两个cpu同时对同一地址单元读出数据。(3)两个cpu同时对同一地址单元写入数据。(4)两个cpu同时对同一地址单元操作,一个写入数据,另一个读出数据。 不难看出,在第一和第二种情况下,两个端口的存取不会出现错误,而第三种情况会出现写入错误,第四种情况会出现读出错误。为了避免两个cpu对同一地址单元进行访问时由于地址数据争用而造成的数据读写错误,cy7c028主要提供了以下几种工作方式,下面逐一介绍。
    
     1.1 硬件判优方式 双口ram cy7c028具有解决两个处理器同时访问同一地址单元的硬件仲裁逻辑。在双口ram的两套控制线中,各有一个busy引脚。当两端的cpu不对双口ram的同一地址单元存取时,busyl=h、busyr=h,可正常存储;当两端的cpu对双口ram同一地址单元存取时,哪个端口的存取请求信号出现后,则其对应的busy=l,禁止其存取数据;在无法判定两个端口存取请求信号出现的先后顺序时,控制线busyl、busyr只有一个为低电平。这样,就能够保证对应于busy=h的端口能进行正常存取,对应于busy=l的端口不能存取,从而避免了两个cpu同时竞争地址资源而引发错误的可能。 1.2 中断判优方式 中断判优方式又称邮箱判优方式。cy7c028具有两套中断逻辑,通过两个int引脚分别接收到两个cpu的中断引脚上,以实现cpu的握手。在双口ram的数据传送中,两端的cpu都把双口ram作为自己存储器的一部分。当两个cpu需要数据传送时,假设左端cpul向右端cpur传送,首先cpul将需要传送的数据存放到双口ram某段约定的地址单元中,然后向双口ram的最高奇地址单元0xffff即右端口的邮箱进行写操作,用以向cpur发出一个中断,这样cpur就进入其相应的中断服务子程序,将约定地址单元的数据读出,然后对双口ram右端口的邮箱进行写操作,用以清除该中断。 1.3 令牌判优方式 令牌判优方式是一种快速数据交换方式。在此方式中有信令锁存逻辑,cy7c028内部提供了八个相互独立的锁存逻辑单元,最多可将ram空间分成八个区段。这些锁存逻辑单元独立于双口ram存储区,并不能控制ram区、封锁两端cpu的读/写操
    
    
     摘要:介绍了双口ram器件cy7c028的内部结构及工作原理,详细讨论了cy7c028在ins/gps组合导航系统中的具体应用,给出了cy70c28与tms320f240和tms320vc33之间的接口电路,并对cy7c028的分区处理进行了独特的软件设计,提高了实时性。 关键词:双口ram tms320vc33 tms320f240 组合导航系统 cy7c028 导航系统是负责将载体从起始点引导到目的地的系统装置。近年来,随着微型计算机技术和卫星通信技术的发展和实际应用,使得导航系统的精确性和可靠性达到了更高的要求,促使导航系统向综合化和容错化方法发展,进而发展了以惯性导航为主体的各种组合导航系统。在众多组合导般系统中,ins/gps组合导航系统更是发展迅速,在军用和民用领域均已获得广泛应用,而且愈来愈受到重视。就ins/gps组合导航系统而言,除了要完成大量的导航解算工作外,还要完成控制、人机接口、与外部系统的通信等功能。由于导航系统对实时性要求较高,采用单片cpu来实现上述功能是不现实的。在研制某弹载ins/gps组合导航系统时,针对弹载导航系统体积小、重量轻、功耗小的特点,设计了一种嵌入式高速处理系统。该系统采用ti公司的tms320vc33和tms320f240组成双dsp系统,即由两个dsp构成一个主从式系统完成相应功能。主从式系统设计的关键是主机与从机之间的数据通信。主从机之间的数据通信主要有串行、并行、dma及双口ram四种方式。综合各种通信方式的优缺点,考虑到导航系统实时性高、数据量大的特点,笔者以双口ram器件cy7c028作为共享存储器,笔者以双口ram器件cy7c028作为共享存储器,通过独特的软件分区处理设计有效地实现了导航系统中的主计算机与从微型计算机之间的通信。 1 双口ram芯片cy7c028的内部结构及工作原理 cy7c028是cypress公司研制的64k×16低功耗cmos型静态双口ram,最大访问时间为12/15/20ns,可与大多数高速处理器配合使用,无需插入等待状态。采用主从模式可以方便地将数据总线扩展成32位或更宽。其内部功能框图如图1所示。 双口ram芯片cy7c028作为一种性能优越的快速通信器件,大多cpu的高速数字系统中非常适用。其特点是:提供两套完全独立的数据线、地址线、读写控制线,允许两个cpu对双端口存储器同时进行操作;具有两套完全的中断逻辑,用于实现两个cpu之间的握手信号;具有完全独立的忙逻辑,可保护两个cpu对同一地址单元进行正确的读写操作。当两个cpu对双口ram存取时,存在以下四种情况。(1)两个cpu不同时对同一地址单元存取数据。(2)两个cpu同时对同一地址单元读出数据。(3)两个cpu同时对同一地址单元写入数据。(4)两个cpu同时对同一地址单元操作,一个写入数据,另一个读出数据。 不难看出,在第一和第二种情况下,两个端口的存取不会出现错误,而第三种情况会出现写入错误,第四种情况会出现读出错误。为了避免两个cpu对同一地址单元进行访问时由于地址数据争用而造成的数据读写错误,cy7c028主要提供了以下几种工作方式,下面逐一介绍。
    
     1.1 硬件判优方式 双口ram cy7c028具有解决两个处理器同时访问同一地址单元的硬件仲裁逻辑。在双口ram的两套控制线中,各有一个busy引脚。当两端的cpu不对双口ram的同一地址单元存取时,busyl=h、busyr=h,可正常存储;当两端的cpu对双口ram同一地址单元存取时,哪个端口的存取请求信号出现后,则其对应的busy=l,禁止其存取数据;在无法判定两个端口存取请求信号出现的先后顺序时,控制线busyl、busyr只有一个为低电平。这样,就能够保证对应于busy=h的端口能进行正常存取,对应于busy=l的端口不能存取,从而避免了两个cpu同时竞争地址资源而引发错误的可能。 1.2 中断判优方式 中断判优方式又称邮箱判优方式。cy7c028具有两套中断逻辑,通过两个int引脚分别接收到两个cpu的中断引脚上,以实现cpu的握手。在双口ram的数据传送中,两端的cpu都把双口ram作为自己存储器的一部分。当两个cpu需要数据传送时,假设左端cpul向右端cpur传送,首先cpul将需要传送的数据存放到双口ram某段约定的地址单元中,然后向双口ram的最高奇地址单元0xffff即右端口的邮箱进行写操作,用以向cpur发出一个中断,这样cpur就进入其相应的中断服务子程序,将约定地址单元的数据读出,然后对双口ram右端口的邮箱进行写操作,用以清除该中断。 1.3 令牌判优方式 令牌判优方式是一种快速数据交换方式。在此方式中有信令锁存逻辑,cy7c028内部提供了八个相互独立的锁存逻辑单元,最多可将ram空间分成八个区段。这些锁存逻辑单元独立于双口ram存储区,并不能控制ram区、封锁两端cpu的读/写操