RT8272稳压管进行瞬态抑制
发布时间:2019/11/4 23:11:03 访问次数:1679
RT8272种瞬态抑制方法的比较,干扰耦合的抑制措施,电路性耦合干扰的抑制.
由表10-4可见,采用稳压管一二极管和稳压管―稳压管进行瞬态抑制是两种最佳的方法。这两种方法不仅能把瞬态反冲电压限制在所要求的范围内,同时在电感负载是继电器线圈时对其释放时间的影响达到最小的程度。在10.4.1节所介绍的脉冲抑制器(即浪涌吸收器)也是一种较理想的抑制方法,它还可用于交流电路。
减小耦合的公共阻抗,两回路间的公共阻抗越小,则电路性耦合所形成的干扰也越小,因此减小耦合阻抗可以抑制电路性干扰。如果两个电路的回路或两个系统彼此无关,信号独立,则不应有电的连接,以免形成电路性耦合。
一般来说,导线的阻抗通常就是耦合阻抗,其电感部分的作用随系统的上限频率升高而增大,因此要减小电路性干扰,就必须减小公共导线上的阻抗(包括电阻和电感),可采取增大截面、减小接触端和插头的接触电阻等措施来降低电阻值,也可采取减小公共导线的长度和回线问距离,采用直线布线等措施来减小导线电感。
采用电路去耦,所谓电路去耦指的是各个不同的电流回路之间仅在唯一的一个点作电的连接,在这一点就不可能流过电路性干扰电流,便可达到两电路回路间的电路去耦的目的。图10-34给出了两个电路去耦的例子,并指出正误连接方法。(a)图中信号电流可通过公共回路相耦合,不能达到去耦的目的,(b)图中仅在接收端一点相连,信号电流是去耦的。
两个信号去耦的正误接法,(a)错误接法;(b)正确接法。
采用电位隔离,电流回路的电位隔离是避免电路性干扰的可靠方法。互不共用信号的独立电流回路或系统之间,应该避免不必要的电路耦合c电平相差悬殊的相关系统(譬如信息传输设各和大功率电气设各之闸)采用电位隔离是值得推荐的,而且经常是必须采取的措施。信号相关的电流回路的电位隔离,可采用按下述原理工作的元件来完成:①电气一视械原理(继电器);②电磁原理(变压器9;③光电原理(光电耦合器件)。
滤波是抑制传导干扰的有效措施,根据干扰频率和有用信号的频率关系,选用合适的回线滤波器,可有效地抑制干扰。
电容性耦合干扰的抑制,两系统的耦合部分(特别是电线、电缆)的布置应使耦合电容尽量小,使导线尽量短,线间距离尽量大,并尽量避免平行走线,以减小电容性耦合。
对干扰源和被干扰者进行电屏蔽,‘将受干扰的传输线屏蔽起来可使电容耦合电压受到抑制。
如果干扰源和干扰对象的基准点电路是相互独立的,则可采吊平衡措施来消除电容性干扰,图10-35所示的是平衡措施的原理图及结构图,平衡条件为
C13:C23==Cn:C24
该条件可用结构性措施来实现,出可采用平衡电容器来实现,主要的结构性措施有:①采用四心导线;②导线互相绞合(1同2, 3同4)。
电感性耦合干扰的抑制,两个系统的电感耦合,主要是导线和电缆间磁耦合。使线间距离尽量大,导线尽量短,避免平行走线并设法缩小电流回路所围成的面积使互感尽量地小,可以抑制电感性耦合。
对干扰对象或干扰源进行磁屏蔽,来抑制磁场耦合,其屏蔽原理见10.3.1.
被干扰的导线在干扰场中的放置方位应使它对干扰磁场切割的磁力线最少,困而所耦合的干扰信号也最小。图10-36所示的是导线环的两种可能的配置方位,由于两组电流环相互垂直,因此磁耦图10-36磁场去耦合最小。
将一个电流的回路线间绕成极性交错的若干局部耦合环(绞合线),见图10-37,使之沿导线长度方向的符号交变的局部耦合信号彼此相抵消。图中Q为干扰源回路,其电流回路为绞合线,使其极性交错的相邻局部耦合环在周围所产生的磁场Hn与Im相抵消;图中E为被干扰回路,其电路回路采用绞合线,使之相邻局部耦合环上的感应电压极性,平衡原理图及结构图,相反而相互抵消;因此采用绞合线能有效地抑制导线间的磁耦合。单位长度上绞合次数越多则绞合作用也越大,对电缆,绞合次数约为30次每米。
如将若干两两绞合的导线同时敷于公共的电缆槽内,每条绞合线在单位长度的绞合次示的电路,这段时间大约在40ns左右。
逻辑功能分析,由状态图和时序图可知,该电路是一个异步二进制减计数器,z信号的上升沿可触发借位操作。也可把它看作为一个序列信号发生器。输出序列脉冲信号z的重复周期为4rcP,脉宽约为1rcP。
例6,4,2 分析图6,4,4所示逻辑电路。
图6.4.4 例6.42的逻辑电路图
解:这是由3个下降沿触发的r′触发器构成的异步时序电路G只要相应触发器的时钟输人端CP。出现一次从1到0的跳变,其状态就会翻转一次。下面按步骤进行分析。
列出各逻辑方程组,根据逻辑图列出各触发器时钟信号的逻辑表达式
CPO=Q2+CuΚ=Q2CuK (6.4.3)
CP1=qo (6.4,4)
CP2=QOO1+Q2+Cz’Κ=(Q001+Q2)Cu~K (6.4.5)
输出方程组,即三个触发器的输出信号o2、Q1、Q0。
状态方程组,引人cp″后,r′触发器的特性方程Q:ui=0:应改写为如下状态方程
注意:此例中每当CP″发生由1到0的跳变时印″=1。
列出状态表,从现态o2=o1=G=0开始列状态表。应从C芭Κ所能触发的第一个触发器FF。开始推导其次态。首先确定印0根据式(⒍4.3),由于Q2=0.
RT8272种瞬态抑制方法的比较,干扰耦合的抑制措施,电路性耦合干扰的抑制.
由表10-4可见,采用稳压管一二极管和稳压管―稳压管进行瞬态抑制是两种最佳的方法。这两种方法不仅能把瞬态反冲电压限制在所要求的范围内,同时在电感负载是继电器线圈时对其释放时间的影响达到最小的程度。在10.4.1节所介绍的脉冲抑制器(即浪涌吸收器)也是一种较理想的抑制方法,它还可用于交流电路。
减小耦合的公共阻抗,两回路间的公共阻抗越小,则电路性耦合所形成的干扰也越小,因此减小耦合阻抗可以抑制电路性干扰。如果两个电路的回路或两个系统彼此无关,信号独立,则不应有电的连接,以免形成电路性耦合。
一般来说,导线的阻抗通常就是耦合阻抗,其电感部分的作用随系统的上限频率升高而增大,因此要减小电路性干扰,就必须减小公共导线上的阻抗(包括电阻和电感),可采取增大截面、减小接触端和插头的接触电阻等措施来降低电阻值,也可采取减小公共导线的长度和回线问距离,采用直线布线等措施来减小导线电感。
采用电路去耦,所谓电路去耦指的是各个不同的电流回路之间仅在唯一的一个点作电的连接,在这一点就不可能流过电路性干扰电流,便可达到两电路回路间的电路去耦的目的。图10-34给出了两个电路去耦的例子,并指出正误连接方法。(a)图中信号电流可通过公共回路相耦合,不能达到去耦的目的,(b)图中仅在接收端一点相连,信号电流是去耦的。
两个信号去耦的正误接法,(a)错误接法;(b)正确接法。
采用电位隔离,电流回路的电位隔离是避免电路性干扰的可靠方法。互不共用信号的独立电流回路或系统之间,应该避免不必要的电路耦合c电平相差悬殊的相关系统(譬如信息传输设各和大功率电气设各之闸)采用电位隔离是值得推荐的,而且经常是必须采取的措施。信号相关的电流回路的电位隔离,可采用按下述原理工作的元件来完成:①电气一视械原理(继电器);②电磁原理(变压器9;③光电原理(光电耦合器件)。
滤波是抑制传导干扰的有效措施,根据干扰频率和有用信号的频率关系,选用合适的回线滤波器,可有效地抑制干扰。
电容性耦合干扰的抑制,两系统的耦合部分(特别是电线、电缆)的布置应使耦合电容尽量小,使导线尽量短,线间距离尽量大,并尽量避免平行走线,以减小电容性耦合。
对干扰源和被干扰者进行电屏蔽,‘将受干扰的传输线屏蔽起来可使电容耦合电压受到抑制。
如果干扰源和干扰对象的基准点电路是相互独立的,则可采吊平衡措施来消除电容性干扰,图10-35所示的是平衡措施的原理图及结构图,平衡条件为
C13:C23==Cn:C24
该条件可用结构性措施来实现,出可采用平衡电容器来实现,主要的结构性措施有:①采用四心导线;②导线互相绞合(1同2, 3同4)。
电感性耦合干扰的抑制,两个系统的电感耦合,主要是导线和电缆间磁耦合。使线间距离尽量大,导线尽量短,避免平行走线并设法缩小电流回路所围成的面积使互感尽量地小,可以抑制电感性耦合。
对干扰对象或干扰源进行磁屏蔽,来抑制磁场耦合,其屏蔽原理见10.3.1.
被干扰的导线在干扰场中的放置方位应使它对干扰磁场切割的磁力线最少,困而所耦合的干扰信号也最小。图10-36所示的是导线环的两种可能的配置方位,由于两组电流环相互垂直,因此磁耦图10-36磁场去耦合最小。
将一个电流的回路线间绕成极性交错的若干局部耦合环(绞合线),见图10-37,使之沿导线长度方向的符号交变的局部耦合信号彼此相抵消。图中Q为干扰源回路,其电流回路为绞合线,使其极性交错的相邻局部耦合环在周围所产生的磁场Hn与Im相抵消;图中E为被干扰回路,其电路回路采用绞合线,使之相邻局部耦合环上的感应电压极性,平衡原理图及结构图,相反而相互抵消;因此采用绞合线能有效地抑制导线间的磁耦合。单位长度上绞合次数越多则绞合作用也越大,对电缆,绞合次数约为30次每米。
如将若干两两绞合的导线同时敷于公共的电缆槽内,每条绞合线在单位长度的绞合次示的电路,这段时间大约在40ns左右。
逻辑功能分析,由状态图和时序图可知,该电路是一个异步二进制减计数器,z信号的上升沿可触发借位操作。也可把它看作为一个序列信号发生器。输出序列脉冲信号z的重复周期为4rcP,脉宽约为1rcP。
例6,4,2 分析图6,4,4所示逻辑电路。
图6.4.4 例6.42的逻辑电路图
解:这是由3个下降沿触发的r′触发器构成的异步时序电路G只要相应触发器的时钟输人端CP。出现一次从1到0的跳变,其状态就会翻转一次。下面按步骤进行分析。
列出各逻辑方程组,根据逻辑图列出各触发器时钟信号的逻辑表达式
CPO=Q2+CuΚ=Q2CuK (6.4.3)
CP1=qo (6.4,4)
CP2=QOO1+Q2+Cz’Κ=(Q001+Q2)Cu~K (6.4.5)
输出方程组,即三个触发器的输出信号o2、Q1、Q0。
状态方程组,引人cp″后,r′触发器的特性方程Q:ui=0:应改写为如下状态方程
注意:此例中每当CP″发生由1到0的跳变时印″=1。
列出状态表,从现态o2=o1=G=0开始列状态表。应从C芭Κ所能触发的第一个触发器FF。开始推导其次态。首先确定印0根据式(⒍4.3),由于Q2=0.