位置:51电子网 » 技术资料 » 存 储 器

计时电路是整体设计的核心部分

发布时间:2018/1/4 12:53:11 访问次数:611

   计时电路是整体设计的核心部分。计时电路中的计数器,可以采用BCD码同步加法计数器CD4518或四位二进制加法计数器74161来实现。 A82385-16

   根据设计要求,由于要产生59分59秒的计时显示,所以进行电路设计时,需要两组0~59的模60计数器,一个用于秒计时,一个用于分计时,这两组计数器的个位和十位都应该是BCD码的形式,不能使用十六进制或其他进制形式,设计时可以采用反馈清零法或反馈置数法来实现。两组计数器满足秒计数器每计满一次,向分计数器进位,分计数器才可以计数一次,因此分计数器的时钟信号或使能信号需要受秒计数器的控制。考虑到整体电路还需要有清零、保持、校分等功能,因此计时电路中计数器的时钟端和各使能端应增加选择控制电路,以达到控制信号的复用功能。

   译码显示电路

   译码显示电路由显示译码器和LED显示器构成。在此设计中可以采用静态显示,即每一个七段数码显示器是由单独的显示译码器来驱动的,如需显示胛位数,则必需用托个七段显示译码器。按照设计要求,这里需要用到4个显示译码器和4个LED显示器,分别用于秒个位、秒十位、分个位和分十位的计数显示。

   LED显示器分为共阳极和共阴极两种形式,与其对应的显示译码器也有两种。在完成电路设计时需要根据LED显示器的种类选择与其相应的显示译码器。



   计时电路是整体设计的核心部分。计时电路中的计数器,可以采用BCD码同步加法计数器CD4518或四位二进制加法计数器74161来实现。 A82385-16

   根据设计要求,由于要产生59分59秒的计时显示,所以进行电路设计时,需要两组0~59的模60计数器,一个用于秒计时,一个用于分计时,这两组计数器的个位和十位都应该是BCD码的形式,不能使用十六进制或其他进制形式,设计时可以采用反馈清零法或反馈置数法来实现。两组计数器满足秒计数器每计满一次,向分计数器进位,分计数器才可以计数一次,因此分计数器的时钟信号或使能信号需要受秒计数器的控制。考虑到整体电路还需要有清零、保持、校分等功能,因此计时电路中计数器的时钟端和各使能端应增加选择控制电路,以达到控制信号的复用功能。

   译码显示电路

   译码显示电路由显示译码器和LED显示器构成。在此设计中可以采用静态显示,即每一个七段数码显示器是由单独的显示译码器来驱动的,如需显示胛位数,则必需用托个七段显示译码器。按照设计要求,这里需要用到4个显示译码器和4个LED显示器,分别用于秒个位、秒十位、分个位和分十位的计数显示。

   LED显示器分为共阳极和共阴极两种形式,与其对应的显示译码器也有两种。在完成电路设计时需要根据LED显示器的种类选择与其相应的显示译码器。



热门点击

 

推荐技术资料

循线机器人是机器人入门和
    循线机器人是机器人入门和比赛最常用的控制方式,E48S... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式