父图74LS390和DISP的属性对话框
发布时间:2016/4/16 18:54:30 访问次数:837
1.新建父图
按照图5-16创建父图, MMBZ5248BS并放置端口,为了调试方便,把74LS390构成的控制电路的清零信号放置在显示电路中。创建父图74LS390和DISP,两个父图属性参数设置如图5-17所示。
图5-17 父图74LS390和DISP的属性对话框
2.放置父图终端
(1)父图74LS390应该有两个输入端口,分别输入子电路74LS390所需的时钟信号clk和清零信号clr,其输出信号应该是16位的BCD码,为了绘图的方便,这里选择总线端口A[0..15]。对其2个输入端口和1个输出端口分别修改关键字String属性为clk、 clr和A[O..15]。
(2)父图DISP有1个总线端口接收父图74LS390输出的16位BCD码,其应该还有一个clr信号的输出端口,设置端口关键字String的属性分别为A[0.15]和clr。
1.新建父图
按照图5-16创建父图, MMBZ5248BS并放置端口,为了调试方便,把74LS390构成的控制电路的清零信号放置在显示电路中。创建父图74LS390和DISP,两个父图属性参数设置如图5-17所示。
图5-17 父图74LS390和DISP的属性对话框
2.放置父图终端
(1)父图74LS390应该有两个输入端口,分别输入子电路74LS390所需的时钟信号clk和清零信号clr,其输出信号应该是16位的BCD码,为了绘图的方便,这里选择总线端口A[0..15]。对其2个输入端口和1个输出端口分别修改关键字String属性为clk、 clr和A[O..15]。
(2)父图DISP有1个总线端口接收父图74LS390输出的16位BCD码,其应该还有一个clr信号的输出端口,设置端口关键字String的属性分别为A[0.15]和clr。
上一篇:层次电路图的设计实例
上一篇:74LS390的子电路图