
LTM9012
应用信息
可选的LVDS驱动器内部端接
在只使用一个外部100Ω端接大多数情况下,
电阻可提供优良的LVDS信号完整性。此外
化,可选的内部100Ω终端电阻可以
通过串行编程模式控制寄存器使能
A2 。内部端接有助于吸收任何重新FL ections
造成不完善终止在接收机。当
内部终端被激活,输出驱动电流
增加了一倍,以保持相同的输出电压摆幅。在
并行编程模式的SDO引脚使内部
终止。内部终端只能与使用
1.75毫安, 2.1毫安或2.5毫安LVDS输出电流模式。
数据格式
表2示出了模拟输入之间的关系
电压和输出的数字数据位。默认情况下,
输出数据格式为偏移二进制码。 2的补
格式可以通过串行编程模式中选择
控制寄存器A1 。
表2.输出代码与输入电压
CHN
+
TO CHN
–
( 0.2V范围)
>0.1000000V
+0.0999878V
+0.0999756V
+0.0000122V
+0.0000000V
–0.0000122V
–0.0000244V
–0.0999878V
–0.1000000V
<–0.1000000V
D13到D0
(偏移二进制)
11 1111 1111 1111
11 1111 1111 1111
11 1111 1111 1110
10 0000 0000 0001
10 0000 0000 0000
01 1111 1111 1111
01 1111 1111 1111
00 0000 0000 0000
00 0000 0000 0000
00 0000 0000 0000
D13到D0
( 2的补码)
01 1111 1111 1111
01 1111 1111 1111
01 1111 1111 1110
00 0000 0000 0001
00 0000 0000 0000
11 1111 1111 1111
11 1111 1111 1110
10 0000 0000 0001
10 0000 0000 0000
10 0000 0000 0000
数字输出随机函数发生器
从A / D数字输出的干扰,有时
不可避免的。数字干扰可为电容性的或
通过接地平面的电感耦合或耦合。
即使是一个很小的耦合系数会导致不必要的音
在ADC输出频谱。通过随机数字
之前输出被发送芯片外,这些不想要的
音调可以是随机的这减少了不必要的
音幅度。
数字输出是通过将一个异随机
LSB的和所有其他数据之间的或逻辑运算
输出位。为了解码,反向操作施加
-an异或运算之间施加的最低位
和所有其他位。帧中继和DCO的输出不受影响。
输出随机函数发生器是通过串行编程启用
模式控制寄存器A1 。
数字输出测试图形
以允许在电路测试的数字接口的
A / D ,有一个测试模式,迫使A / D转换数据输出
( D13 - D0)所有通道为已知值。数码
输出测试模式由串行编程启用
模式控制寄存器A3和A4 。当启用时,测试
图案覆盖所有其他格式模式: 2的补
换货和随机数发生器。
输出禁用
数字输出可以通过串行编程禁用
明模式控制寄存器A2 。当前驱动器为所有
数字输出,包括DCO和FR被禁用,以节省
功率或启用在线测试。当禁用的COM
每对输出的共模变成高阻抗,
但是差分阻抗可以保持较低。
9012f
17