位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第20页 > ICS8430DY-111 > ICS8430DY-111 PDF资料 > ICS8430DY-111 PDF资料2第4页

初步
集成
电路
系统公司
ICS8430-111
700MH
Z
, L
OW
J
伊特尔
D
。微分
-
TO
-3.3V LVPECL F
Characteristic低频
S
YNTHESIZER
T
ABLE
3A 。 P
ARALLEL
和
S
ERIAL
M
ODE
F
油膏
T
ABLE
输入
条件
S_CLOCK
X
X
X
↑
L
L
X
↑
S-DATA
X
X
X
数据
数据
数据
X
数据
复位。强制输出低电平。
上直接传递到M M和N个输入数据
分频器和N分频器的输出。测试输出被拉低。
数据被锁存到输入寄存器和保持加载
到明年LOW过渡,或者直到一个串口事件发生。
串行输入模式。移位寄存器装入数据
S-DATA上S_CLOCK的每个上升沿。
移位寄存器的内容被传递到
M分频器和N分频器的输出。
M分频器和N分频器的输出值被锁存。
并行或串行输入不影响移位寄存器。
S-DATA直接传递到M分频器,它的时钟频率。
X
X
L
L
↑
↓
L
H
MR
H
L
L
L
L
L
L
nP_LOAD
X
L
↑
H
H
H
H
M
X
数据
数据
X
X
X
X
N
X
数据
数据
X
X
X
X
S_LOAD
L
H
X
X
注:L =低
H = HIGH
X =不关心
↑
=上升沿转变
↓
=下降沿
T
ABLE
3B 。 P
ROGRAMMABLE
VCO F
Characteristic低频
F
油膏
T
ABLE
(注1 )
VCO频率
(兆赫)
200
202
204
206
696
698
M鸿沟
100
101
10 2
103
34 8
349
256
M8
0
0
0
0
1
1
128
M7
0
0
0
0
0
0
64
M6
1
1
1
1
1
1
32
M5
1
1
1
1
0
0
16
M4
0
0
0
0
1
1
8
M3
0
0
0
0
1
1
4
M2
1
1
1
1
1
1
2
M1
0
0
1
1
0
0
1
1
M0
0
1
0
1
0
1
0
700
35 0
1
0
1
0
1
1
1
注1 :这M个分频值,并由此产生相应频率至16MHz的输入频率。
T
ABLE
3C 。 P
ROGRAMMABLE
O
安输出
D
IVIDER
F
油膏
T
ABLE
N2
0
0
0
0
1
1
1
1
8430DY-111
输入
N1
0
0
1
1
0
0
1
1
N0
0
1
0
1
0
1
0
1
N分频器值
2
4
8
16
1
2
4
8
输出频率( MHz)的
最低
最大
100
350
50
25
12.5
200
100
50
25
175
87.5
43.75
700
350
175
87.5
REV 。 F 2005年6月1日
www.icst.com/products/hiperclocks.html
4