添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符F型号页 > 首字符F的型号第150页 > F28M35H22B1RFPQ > F28M35H22B1RFPQ PDF资料 > F28M35H22B1RFPQ PDF资料1第32页
F28M35H20B1 , F28M35H20C1
F28M35H22B1 , F28M35H22C1 , F28M35H32B1 , F28M35H32C1
F28M35H50B1 , F28M35H50C1 , F28M35H52B1 , F28M35H52C1
SPRS742D - 2011年6月 - 修订2012年8月
www.ti.com
2.4.4
C28x的DMA
在C28x的直接存储器存取(DMA)模块之间提供数据传送的硬件方法
外设,内存之间,以及外设和内存之间没有从CPU的干预,
从而释放了带宽为其它系统功能。另外,在DMA有能力
正交地重新排列的数据作为数据传输以及缓冲器之间“乒乓”的数据。
这些特性对于结构化数据转换成以获得最佳的CPU处理块是有用的。中断触发
源的每一个的6个DMA通道可以分别被配置,并且每个通道包含自己的
独立的PIE中断通知CPU ,当DMA传输已启动或完成。五
六个信道是完全一样的,而通道1具有一个附加的功能:将所述能力
在一个更高的优先级比其他构造。
2.4.5
C28x的本地外围设备
于C28x本地外设包括一个NMI看门狗,三个定时器,四个串行端口外设( SCI ,
SPI , McBSP的, I2C ) ,外部外设接口( EPI ) ,以及三种控制外围设备(的ePWM ,
eQEP , ECAP ) 。所有的外设都被通过的C28x内存总线的C28x CPU访问。另外,
McBSP的和的ePWM是由C28x的DMA总线访问。在EPI外设也是从访问
法师子系统。串口外设和控制外设连接到协奏曲的销
通过GPIO_MUX1块。在内部, C28x的外设生成事件的PIE块的C28x DMA ,
和模拟子系统。于C28x NMI看门狗接收来自NMI块C28NMI事件
发送计数器超时事件到了Cortex -M3 NMI块和复位块来标记一个潜在的
病情危重。
所述的ePWM外设接收到可用于跳闸的ePWM输出EPWMxA事件和
EPWMxB 。这些事件包括来自于C28x的本地存储器, PIENMIERR和ECCDBLERR事件
EMUSTOP事件从C28x的CPU,并且为从GPIO_MUX1 12跳闸。
SEE
第6.3节
对C28x的外设的更多信息。
产品预览
2.4.6
C28x的本地内存
于C28x本地内存,包括启动ROM ;安全闪存与纠错码( ECC ) ;安全
L0 / L1内存,带ECC ; L2 / L3内存有奇偶校验错误检查;和M0 / M1与ECC 。所有本地的回忆
来自于C28x CPU访问;的L2 / L3 RAM也是由于C28x的DMA访问。两种类型的
可在C28x的本地存储器的访问过程中产生的误差校正事件:不可纠正的错误
单错误。不可纠正的错误传播到NMI块,他们可以成为
C28NMI到的C28x NMI看门狗和C28NMIINT非屏蔽中断,以于C28x的CPU。该
不太重要的一个错误去PIE模块,他们可以成为可屏蔽中断的的C28x
中央处理器。
2.4.7
C28x的访问共享资源和模拟外设
有多个存储器,数字外围设备,并可以由两个来访问模拟外设
法师和控制子系统。他们被分成了共享资源和模拟
子系统。
共享资源包括外部外设接口( EPI ) ,处理器间通信
( IPC )寄存器,微管组织中心留言RAM , CTOM消息RAM和八个独立配置的共享
RAM块。
消息RAM和共享的RAM可通过C28x的CPU访问和DMA和具有奇偶
错误检查。的微管组织中心文RAM是用于从主子系统将数据发送到
控制子系统,具有读/写访问的Cortex -M3 / μDMA和只读访问的
的C28x / DMA 。该CTOM文RAM是用于从控制子系统将数据发送到
主子系统,具有读/写访问的的C28x / DMA和只读访问权限为Cortex -
M3/DMA.
32
设备概述
提交文档反馈
版权所有2011-2012 ,德州仪器

深圳市碧威特网络技术有限公司