位置:首页 > IC型号导航 > 首字符F型号页 > 首字符F的型号第0页 > F28M35H20B1_12 > F28M35H20B1_12 PDF资料 > F28M35H20B1_12 PDF资料1第31页

F28M35H20B1 , F28M35H20C1
F28M35H22B1 , F28M35H22C1 , F28M35H32B1 , F28M35H32C1
F28M35H50B1 , F28M35H50C1 , F28M35H52B1 , F28M35H52C1
www.ti.com
SPRS742D - 2011年6月 - 修订2012年8月
2.4.2
的C28x 内核的硬件逻辑内置测试( LBIST )
协奏曲微控制器的C28x CPU核心,包括内建自测试( LBIST )控制器的逻辑
测试中的错误的CPU核心逻辑。测试是通过软件初始化每当方便(在启动时,空闲
等) ,其允许周期性逻辑测试,以确保CPU核心逻辑电路是否正常工作。
在一个测试周期中,所有的中断是由LBIST控制器记录和测试周期后重发
完成,以确保不会中断错过。在一个逻辑错误的情况下,所述LBIST控制器
产生于两个核心NMI,以通知已经检测到一个错误。此操作允许
软件来妥善地处理任何检测到的逻辑错误。
2.4.3
C28x的外设中断扩展( PIE )
PIE模块用于复多次中断源成一组较小的中断输入。该
PIE模块可支持多达96个外设中断。在F28M35x ,可能96中断66
使用。的96个中断被分成了8个块,每个组被送入112的CPU中断线路
( INT1到INT12 ) 。每12个中断线路多达8个同时激活的中断支持。每个
96中断具有存储在可以由用户进行改写的专用RAM块自身的载体中。该
矢量由CPU自动上服务于该中断读取。需要8个CPU的时钟周期
获取向量和保存关键CPU寄存器。因此,CPU可以快速响应中断
事件。中断的优先级进行控制的硬件和软件。每个中断可以
启用或PIE块内禁用。看
表2-16
为PIE中断分配。
表2-16 。 PIE外设中断
(1)
PIE中断
CPU中断
INTx.8
INT1
C28.LPMWAKE
(C28LPM)
0x0D4E
EPWM8_TZINT
(ePWM8)
0x0D5E
EPWM8_INT
(ePWM8)
0x0D6E
EPWM9_TZINT
(ePWM9)
0x0D7E
EPWM9_INT
(ePWM9)
0x0D8E
版权所有
–
0x0D9E
版权所有
–
0x0DAE
版权所有
–
0x0DBE
版权所有
–
0x0DCE
ADCINT8
器(ADC)
0x0DDE
版权所有
–
0x0DEE
LUF
(C28FPU)
0x0DFE
INTx.7
TINT0
(定时器0 )
0x0D4C
EPWM7_TZINT
(ePWM7)
0x0D5C
EPWM7_INT
(ePWM7)
0x0D6C
版权所有
–
0x0D7C
版权所有
–
0x0D8C
版权所有
–
0x0D9C
版权所有
–
0x0DAC
版权所有
–
0x0DBC
版权所有
–
0x0DCC
ADCINT7
器(ADC)
0x0DDC
版权所有
–
0x0DEC
LVF
(C28FPU)
0x0DFC
INTx.6
版权所有
–
0x0D4A
EPWM6_TZINT
(ePWM6)
0x0D5A
EPWM6_INT
(ePWM6)
0x0D6A
ECAP6_INT
(eCAP6)
0x0D7A
版权所有
–
0x0D8A
MXINTA
( McBSPA )
0x0D9A
DINTCH6
( C28 DMA )
0x0DAA
版权所有
–
0x0DBA
版权所有
–
0x0DCA
ADCINT6
器(ADC)
0x0DDA
版权所有
–
0x0DEA
EPI_INT
( EPI )
0x0DFA
INTx.5
XINT2
–
0x0D48
EPWM5_TZINT
(ePWM5)
0x0D58
EPWM5_INT
(ePWM5)
0x0D68
ECAP5_INT
(eCAP5)
0x0D78
版权所有
–
0x0D88
MRINTA
( McBSPA )
0x0D98
DINTCH5
( C28 DMA )
0x0DA8
版权所有
–
0x0DB8
版权所有
–
0x0DC8
ADCINT5
器(ADC)
0x0DD8
版权所有
–
0x0DE8
INTx.4
XINT1
–
0x0D46
EPWM4_TZINT
(ePWM4)
0x0D56
EPWM4_INT
(ePWM4)
0x0D66
ECAP4_INT
(eCAP4)
0x0D76
版权所有
–
0x0D86
版权所有
–
0x0D96
DINTCH4
( C28 DMA )
0x0DA6
版权所有
–
0x0DB6
版权所有
–
0x0DC6
ADCINT4
器(ADC)
0x0DD6
MTOCIPCINT4
( IPC )
0x0DE6
INTx.3
版权所有
–
0x0D44
EPWM3_TZINT
(ePWM3)
0x0D54
EPWM3_INT
(ePWM3)
0x0D64
ECAP3_INT
(eCAP3)
0x0D74
EQEP3_INT
(eQEP3)
0x0D84
版权所有
–
0x0D94
DINTCH3
( C28 DMA )
0x0DA4
版权所有
–
0x0DB4
版权所有
–
0x0DC4
ADCINT3
器(ADC)
0x0DD4
MTOCIPCINT3
( IPC )
0x0DE4
版权所有
–
0x0DF4
INTx.2
ADCINT2
器(ADC)
0x0D42
EPWM2_TZINT
(ePWM2)
0x0D52
EPWM2_INT
(ePWM2)
0x0D62
ECAP2_INT
(eCAP2)
0x0D72
EQEP2_INT
(eQEP2)
0x0D82
SPITXINTA
( SPIA )
0x0D92
DINTCH2
( C28 DMA )
0x0DA2
I2CINT2A
(I2CA)
0x0DB2
SCITXINTA
( SCIA )
0x0DC2
ADCINT2
器(ADC)
0x0DD2
MTOCIPCINT2
( IPC )
0x0DE2
C28FLSINGERR
(存储器)
0x0DF2
INTx.1
ADCINT1
器(ADC)
0x0D40
EPWM1_TZINT
(ePWM1)
0x0D50
EPWM1_INT
(ePWM1)
0x0D60
ECAP1_INT
(eCAP1)
0x0D70
EQEP1_INT
(eQEP1)
0x0D80
SPIRXINTA
( SPIA )
0x0D90
DINTCH1
( C28 DMA )
0x0DA0
I2CINT1A
(I2CA)
0x0DB0
SCIRXINTA
( SCIA )
0x0DC0
ADCINT1
器(ADC)
0x0DD0
MTOCIPCINT1
( IPC )
0x0DE0
XINT3
(分机诠释。 3 )
0x0DF0
INT2
INT3
INT4
INT5
INT6
INT7
INT8
INT9
INT10
INT11
INT12
C28RAMACCVIOL C28RAMSINGERR
(存储器)
(存储器)
0x0DF8
0x0DF6
(1)
出96可能中断,目前使用66中断。其余的中断为未来设备预留。这些
中断可作为软件中断,如果他们在PIEIFRx级别启用,集团内部提供无中断的是
正在使用的一个外围设备。否则,来自外设的中断可能在无意中被清除的标志,而丢失
修改PIEIFR 。总之,有时所保留的中断可被用作软件中断2安全例:
1 )在组内没有外设发出中断。
2)没有外设中断被分配到的组(例如PIE组11)。
设备概述
提交文档反馈
31
版权所有2011-2012 ,德州仪器
产品预览