位置:首页 > IC型号导航 > 首字符D型号页 > 首字符D的型号第4页 > DAC1408D650HN > DAC1408D650HN PDF资料 > DAC1408D650HN PDF资料1第23页

恩智浦半导体
DAC1408D650
DAC1408D ;高达650 Msps的; 2 × , 4 ×或8 ×插值与JESD204A
10.3串行外设接口(SPI)
10.3.1协议说明
该DAC1408D650串行接口是一个同步串行通信端口,可以让
简单的接口与众多行业的微处理器。它提供了访问寄存器
限定在两个写模式和读模式的芯片的工作模式。
这个接口可以被配置为3线式的(SDIO为双向引脚)或4线制
类型(分别SDIO和SDO作为单向销,输入和输出端口)。在这两种
构,SCLK作为串行时钟和SCS_N充当串行芯片选择
酒吧。
每个读/写操作是由SCS_N信号测序,并通过一个低启用
断言用两个字节驱动芯片至5个字节,这取决于所述的内容
指令字节(见
表9)。
RESET_N
scs_n
SCLK
SDIO
SDO
(可选)
读/写
N1
N0
A4
A3
A2
A1
A0
D7
D6
D5
D4
D3
D2
D1
D0
D7
D6
D5
D4
D3
D2
D1
D0
001aaj812
R / W表示该模式的访问, (见
表8) :
图14. SPI协议
表8 。
读/写
0
1
读或写模式访问描述
描述
写模式操作
阅读模式操作
In
表9
以下, N 1和N 0表示该指令之后传送的字节数
字节。
表9 。
N1
0
0
1
1
要传输的字节数
N0
0
1
0
1
传输的字节数
1
2
3
4
A [ 4 : 0 ]表示该寄存器被寻址。如果是多转移,这
地址指向第一寄存器访问和之后的每个内部降低
以下数据阶段。
DAC1408D650
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2010保留所有权利。
初步数据表
版本02 - 2010年8月11日
23 98