位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第371页 > CY23EP09SXC-1T > CY23EP09SXC-1T PDF资料 > CY23EP09SXC-1T PDF资料1第1页

CY23EP09
2.5 V或3.3 V , 10-220兆赫,低抖动,
9路输出零延迟缓冲器
特点
■
■
■
功能说明
该CY23EP09是2.5 V或3.3 V零延迟缓冲器设计
分配高速时钟,并采用16引脚SOIC或
TSSOP封装。该-1H版本可在高达220 ( 200 ) MHz的
频率为3.3伏( 2.5伏),并具有较高的驱动比-1
设备。所有部件具有片上的PLL该锁定到输入时钟
REF引脚。的锁相环(PLL)的反馈是
片上,并从CLKOUT垫被获得。
有两个存储体的每四个输出端,它可以是
通过如图所示的“选择输入的选择输入端的控制
解码“第4页上的表。如果所有的输出时钟是不需要的,
BankB可三态的。选择输入还允许输入
时钟被直接施加到输出端为芯片和系统
测试目的。
PLL进入掉电模式时,有没有上涨
边缘上的REF输入(小于 2兆赫) 。在这种状态下,
输出三态并且PLL被关断,从而导致
小于25
A
的电流消耗。
在特殊情况下,当S2: S1为1:0 , PLL被旁路和
REF为从DC输出到所允许的最大频率。该
部的行为就像在此模式中的非零延迟缓冲器,并且
输出不为三态的。
该CY23EP09是在不同的配置,如图所示
在订货信息表。该CY23EP09-1是基
的一部分。该CY23EP09-1H是-1的高驱动版本,
它的上升和下降时间比-1快得多。
这些部件不能用于5 V输入容错的应用
10 MHz至220 MHz的最高工作范围
零输入输出传输延迟,可调,装上
CLKOUT引脚
多个低抖动输出
- 45 ps的典型输出,输出偏斜
- 一个输入驱动器9输出,归纳为4 + 4 + 1
■
■
■
■
25 ps的典型周期到周期抖动
15 ps的典型周期抖动
标准和高驱动能力的选择
提供节省空间的16引脚150密耳小外形
集成电路( SOIC )或4.4毫米的超薄紧缩小型
封装( TSSOP )封装
3.3 V或2.5 V工作电压
提供工业级温度
■
■
框图
PLL
REF
MUX
CLKOUT
CLKA1
CLKA2
CLKA3
CLKA4
S2
选择输入
解码
S1
CLKB1
CLKB2
CLKB3
CLKB4
赛普拉斯半导体公司
文件编号: 38-07760牧师* C
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2011年6月1日
[+ ]反馈