
AD6649
引脚配置和功能描述
销1
指标
CLK +
CLK “
SYNC
FDA
FDB
DNC
DNC
D0 ( LSB )
D0 + ( LSB)的
DRVDD
D1–
D1+
D2–
D2+
D3–
D3+
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
AVDD
AVDD
VIN + B
VIN -B
AVDD
AVDD
DNC
VCM
DNC
DNC
AVDD
AVDD
VIN -A
VIN + A
AVDD
AVDD
AD6649
顶视图
(不按比例)
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
PDWN
OEB
CSB
SCLK
SDIO
OR +
或↓
D13 + (MSB)
D13- (MSB)
D12+
D21–
DRVDD
D11+
D11–
D10+
D10–
图4. LFCSP交错并行LVDS引脚配置(顶视图)
表8.引脚功能描述(交错并行LVDS模式)
PIN号
ADC电源
10, 19, 28, 37
49, 50, 53, 54, 59, 60, 63, 64
6, 7, 55, 56, 58
0
助记符
DRVDD
AVDD
DNC
AGND ,
裸露焊盘
TYPE
供应
供应
地
描述
数字输出驱动器电源( 1.8 V标称值) 。
模拟电源( 1.8 V标称值) 。
不连接。不要连接到该引脚。
模拟地。就在底部的裸露热焊盘
包为器件提供模拟地。这暴露
焊盘必须连接到地正常工作。
差分模拟输入引脚( + )通道A.
差分模拟输入引脚( - )通道A.
差分模拟输入引脚( + )通道B.
差分模拟输入引脚( - )通道B.
共模电平偏置输出为模拟输入。该引脚
去耦使用0.1 μF的电容到地。
ADC时钟输入-真。
ADC时钟输入补。
渠道的快速检测指标( CMOS电平) 。
通道B快速检测指标( CMOS电平) 。
数字同步引脚。只有从模式。
通道A /通道B LVDS输出数据0真。
通道A /通道B LVDS输出数据0补。
通道A /通道B LVDS输出数据1 -真。
通道A /通道B LVDS输出数据1补。
通道A /通道B LVDS输出数据2真。
通道A /通道B LVDS输出数据2补。
通道A /通道B LVDS输出数据3 -真。
ADC模拟
51
52
62
61
57
1
2
ADC的快速检测输出
4
5
数字输入
3
数字输出
9
8
12
11
14
13
16
VIN + A
VIN -A
VIN + B
VIN -B
VCM
CLK +
CLK “
FDA
FDB
SYNC
D0 + ( LSB)的
D0 ( LSB )
D1+
D1
D2+
D2
D3+
输入
输入
输入
输入
产量
输入
输入
产量
产量
输入
产量
产量
产量
产量
产量
产量
产量
第0版|第11页40
09635-004
笔记
1. DNC =请勿连接。不要连接到该引脚。
2,裸露的散热PADDLE在包装的底部提供本模拟
地面的部分。该裸露焊盘必须连接到地正常运行。
D4–
D4+
DRVDD
D5–
D5+
D6–
D6+
DCO-
DCO +
D7–
D7+
DRVDD
D8–
D8+
D9–
D9+
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32