添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符O型号页 > 首字符O的型号第2页 > OR2T15B > OR2T15B PDF资料 > OR2T15B PDF资料2第25页
数据表
2002年1月
ORCA
2系列的FPGA
可编程输入/输出单元格
可编程输入/输出单元(PICS )的
位于沿着所述设备的周边。每个PIC
接口4键合焊盘,并且包含neces-
萨利布线资源之间提供一个接口
I / O焊盘和PLC等。每个PIC是由输入
缓冲器,输出缓冲器,并作为路由资源
如下所述。表6提供的概述
可编程功能在I / O单元。 A是一个简化的
的OR2CxxA系列I的功能框图/ O
细胞,而B是一个简化的功能框图。
OR2TxxA和OR2TxxB系列I / O单元。
表6.输入/输出单元格选项
输入
输入电平
选项
TTL / CMOS ( OR2CxxA只)
5 V PCI兼容( OR2CxxA只)
3.3 V PCI兼容( OR2TxxA只)
3.3 V和5 V PCI兼容
(仅OR2TxxB )
快速/延迟
上拉/下拉/无
快速/延迟
选项
12毫安/ 6 mA或6毫安/ 3毫安
快速/ Slewlim / Sinklim
FF直接输出/通用路由
高电平/ - 低
高电平/ - 低( 3态)
输入
每个I / O可以CON组fi gured是任何一个输入,一个
输出或双向I / O 。输入的OR2CxxA可以
被骗子科幻gured为TTL或CMOS兼容。该
I / O的OR2TxxA和OR2TxxB系列设备
5 V容限,并在后面的章节将描述
此数据表。上拉或下拉电阻可用
能够对输入,降低功耗。
为了让零保持时间传送到PLC锁存/农民田间学校,输入
信号可以被延迟。当启用时,这种延迟的影响
将输入信号驱动到通用布线,但不
影响的时钟输入或输入线驱动该
TRIDI缓冲区(用于驱动到XL , XH , BIDI ,并
BIDIH线)。
快速路从输入缓冲区的时钟线是
也有提供。四个I / O焊盘上的任何PIC任何一个
可被用来驱动在该产生的时钟线
PIC 。此路径不能拖延。
为了减少所需的输入信号进入时
的FPGA ,专用路径( PDIN )从I / O焊盘到
在PFU FL IP- FL OPS提供。像一般的输入信
的NAL ,这种信号可以是CON组fi gured正常或
推迟。经延迟的直接输入,可以选择不知疲倦
pendently从延迟一般输入。
投入应小于500 ns的过渡时间
并且不应该离开浮动。如果输入即可FL燕麦,一
上拉或下拉应该启用。悬空的输入
增加功耗,产生振荡,并
增加系统的噪声。该OR2CxxA输入有
大约280毫伏( 200mV的典型滞后
该OR2TxxA和OR2TxxB )降低灵敏度来
输入噪声。机长包含输入电路,亲
志愿组织保护,防止闩锁效应和静电释放
费。
输入速度
float值
直接在到FF
产量
输出驱动器
输出速度
输出源
输出检测
三态感
莱迪思半导体公司
25

深圳市碧威特网络技术有限公司