
AD9522-1
PLL掉电
在AD9522的PLL部分可以有选择地通电
下来。有通过设置两个PLL掉电模式
寄存器为0x010 [1: 0]:异步和同步。
在异步关断模式下,器件关断的
一旦这些寄存器被更新。在同步断电
模式下,PLL掉电由电荷泵门
防止不必要的频率跳跃。该器件进入加电
向下的下一个电荷泵事件后发生
寄存器被更新。
单个时钟输出掉电
任何的时钟分配输出可以被放入加电
掉电模式通过单独写入相应的寄存器。
寄存器映射详细介绍了各个掉电设置
每个输出。这些设置位于寄存器0x0F0 [ 0],
寄存器0x0FB [0]。
单个时钟通道关断
任何的时钟分配信道可以被断电
单独通过写入相应的寄存器。供电
下一个时钟通道是相似的个体断电
驱动程序,但它更省电,因为分频器也
断电。还可以自动断电时钟通道
关闭电源连接到它的驱动程序。寄存器映射
详细描述了各个掉电设置每个输出
通道。这些设置被发现在0x192 [2], 0x195 [2],
0x198 [2],和0x19B [2]。
分布掉电
所述分配部可以通过书面断电
0x230 [1] = 1b所示,从而关闭所述偏置到分配部分。
如果LVDS掉电模式处于正常工作状态( 0B ) ,它是
可能在该LVDS输出的低阻抗负载画
这种掉电期间显著的电流。如果LVDS上电
断模式设定为1b , LVDS的输出没有被保护,从
反向偏置,在某些终端被损坏
条件。
第0版|第49页84