添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第706页 > AD9522-1 > AD9522-1 PDF资料 > AD9522-1 PDF资料1第34页
AD9522-1
电荷泵( CP )
电荷泵由PFD的控制。在PFD显示器
它的两个输入之间的相位和频率关系
告诉CP在泵出或泵降到充电或放电
积分节点(环路滤波器的一部分)。集成和
过滤后的CP电流被转换成驱动电压
通过LF销内部VCO的调谐节点(或
调整引脚上的外部VCO )的移动VCO频率高达
或向下。在CP可以设置(为0x010 [3: 2])为高阻抗
(允许的保持动作) ,以进行正常操作(尝试
锁定PLL环路) ,为泵源,或用于抽空(测试模式)。
在CP电流是可编程的八个步骤,从(标称)
0.6毫安4.8毫安。在CP电流的精确值LSB设置
由CPRSET电阻,其标称值为5.1 kΩ的。
AD9522
LF
VCO
CP
收费
R2
R1
绕行
C1
C2
C3
07220-065
C
BP
= 220nF的
外环图41.示例过滤器的锁相环(PLL)使用内部VCO
AD9522
CLK / CLK
VCO / VCXO
CP
收费
R2
R1
C1
C2
C3
07220-265
片内VCO
该AD9522包含一个片上VCO频率覆盖
在表2中示出实现低VCO的相位噪声范围是
优先在VCO的设计。
要调整在较宽的频率范围涵盖本
压控振荡器,调谐范围使用。校准过程中选择
正确的范围为所期望的VCO频率。看到VCO
校准部分以获取更多信息。
片内VCO由片上低压差( LDO )供电,
线性电压调节器。该LDO提供了一些隔离
压控振荡器由变化的电源电压电平。
旁路引脚应通过一个220 nF连接到地
电容,以确保稳定性。该LDO采用相同的
在监管部门从模拟anyCAP线使用的技术
Devices公司,使其不受所用电容器的类型。
开车从旁路引脚的外部负载不支持。
当使用外部VCO / VCXO ,旁路和LF引脚
应悬空。该结构示于图42 。
外环图42.示例过滤器的锁相环(PLL)使用外部VCO
PLL参考输入
在AD9522具有灵活的PLL参考输入电路,
允许一个全差分输入,两个独立的单端输入,
或16.62 MHz至33.33 MHz的晶体振荡器,片上
保持放大器。一个可选的参考时钟倍频器
可以使用加倍的锁相环的参考频率。输入
被指定在表2的频率范围内的参考输入。
两个差分和单端输入是自偏置,
允许对输入信号的容易交流耦合。为了增加隔离
并降低功耗,每个单端输入可以独立地
断电。
差分或单端参考必须是专门
启用。所有PLL参考输入默认是关闭的。
差分输入和单端输入共用两个引脚,
REFIN ( REF1 )和REFIN ( REF2 ) 。所需的参考输入
类型被选择和控制量0x01C (见表48和表52)。
在单端模式下, AD9522有直流偏置选项。
设置量0x018 [7]为1b转移的直流偏移偏置点下跌140毫伏。
该选项消除了参考输入抖动的风险
当它们是交流耦合,以及参考时钟消失。
当使用参考切换时,单端参考
投入应该是直流耦合的CMOS电平(与AD9522 DC
补偿功能被禁用) 。另外,输入可以是交流耦合,
和直流偏移功能可被激活。用户应该保持在
然而介意的是,最小输入振幅为
基准输入端是较大时,直流偏置被接通。
当差分基准电压输入被选择时,自偏压
双方的水平稍微偏移,以防止抖动
输入缓冲器时的基准速度慢或丢失。该
说明书中对于此电压电平可以在表2中找到。
的输入滞后增加了所需的电压摆幅
驾驶者克服偏移。
PLL外部环路滤波器
当使用内部VCO ,外部环路滤波器应
参考旁路引脚以实现最佳的噪声和杂散
性能。供的PLL外部环路滤波器的一个例子
使用内部VCO表示在图41的环路滤波器
必须计算每个期望的PLL配置。值
组分取决于VCO频率, K个
VCO
,
PFD频率时,CP电流,所需的环路带宽,
和期望的相位余量。环路滤波器的影响相
噪声,环路稳定时间,和环路稳定性。基本
PLL理论知识的理解环路滤波器有帮助
设计。 ADISIMCLK工具可以帮助一个循环的计算
根据应用的要求进行过滤。
当使用外部压控振荡器,外部环路滤波器应
参考接地。为一个外部环路滤波器的一个例子
锁相环使用外部压控振荡器示于图42 。
第0版|第34页84

深圳市碧威特网络技术有限公司