
AD9522-0
为LVDS输出推荐的终端电路
如图71所示。如果AC耦合是必要的,地方脱钩
之前或100 Ω的终端电阻后电容。
VS
VS
LVDS
100
差速器(对) 100Ω
LVDS
07219-047
电阻的值取决于主板设计和
定时要求(通常为10 Ω 100 Ω时) 。 CMOS
输出也不限于电容性负载或跟踪方面
长度,他们可以驾驶。通常情况下,走线长度小于
3英寸建议保留信号的上升/下降时间和
信号完整性。
07219-076
CMOS
10
60.4
( 1.0英寸)
CMOS
微带
图71. LVDS输出终端
图72.串联端接CMOS输出的
请参阅AN- 586应用笔记的
www.analog.com
了解更多
对LVDS的信息。
CMOS时钟分配
在AD9522的输出驱动器可以被配置成CMOS
驱动程序。当被选为CMOS驱动器,每个输出变为
一对CMOS输出,其每一个可以单独
开启或关闭,并设置为反相或同相。这些
输出为3.3 V CMOS兼容。
当单端CMOS时钟的情况下,一些
以下准则适用。
点 - 点连接应该被设计为使得各
驱动器仅具有一个接收器,如果可能的话。在连接输出
这种方式允许简单的匹配方案,并最小化
振铃由于在输出可能由于阻抗失配
追查。串联终端在源通常需要
提供传输线匹配和/或以降低电流
瞬变的驱动程序。
端接在PCB走线的尽头是第二选择。
在AD9522的CMOS输出不提供足够的电流
提供全电压摆幅与低阻抗电阻,远
端终止,如图73的远端终止在
网络应与PCB走线的阻抗,并提供
所需的开关点。减少信号摆幅仍然可以达到
接收器中的某些应用程序的输入要求。这可以是
有用的驾驶时长走线对不太重要的网络。
V
S
10
50
100
CMOS
100
07219-077
CMOS
图73. CMOS输出与远端终端
由于单端CMOS时钟的限制,
驾车高速行驶时可以考虑使用差分输出
信号在长距离的痕迹。该AD9522提供LVDS输出,
更好地适合于驱动长迹线,其中的固有噪声
差分信号的免疫力提供了卓越的
性能时钟转换器。
第0版|页81 84