
AD9522-0
注册。
ADDR
(十六进制)位(S )名称
198
[2]
通道2掉电
描述
通道2断电。
[2 ] = 0;正常操作(默认) 。
[2 ] = 1;断电。 ( OUT6 / OUT6 , OUT7 / OUT7和OUT8 / OUT8被放入高
阻抗掉电模式通过设置此位。 )
占空比校正功能。
[ 0] = 0;使占空比校正(默认值) 。
[0 ] = 1;禁用占空比校正。
分频器输入的时钟周期(减1)的数量在此期间,分频器输出保持
低。值0x0表示分频器在低一个输入时钟周期(默认:为0x0 ) 。
分频器输入的时钟周期(减1)的数量在此期间,分频器输出保持
高。值0x0表示分频器在高一的输入时钟周期(默认:为0x0 ) 。
绕过上下分隔的权力;输入送入分频器输出。
[7 ] = 0;使用分频器(默认值) 。
[7 ] = 1;绕过护栏。
忽略SYNC 。
[ 6] = 0;服从芯片级SYNC信号(默认) 。
[6 ] = 1;忽略芯片级SYNC信号。
强制分频器输出为高电平。这就需要忽略SYNC也可以设置。
[ 5] = 0;分频器输出强制为低电平(默认) 。
[5 ] = 1;分频器输出强制为高。
选择时钟输出以高电平启动或启动低。
[4 ] = 0;启动低(默认值) 。
[4 ] = 1;启动高。
相位偏移(默认:为0x0 ) 。
通道3关机。
[2 ] = 0;正常操作(默认) 。
[2 ] = 1;断电。 ( OUT9 / OUT9 , OUT10 / OUT10 , OUT11和/ OUT11被放入高
阻抗掉电模式通过设置此位。 )
占空比校正功能。
[ 0] = 0;使占空比校正(默认值) 。
[0 ] = 1;禁用占空比校正。
198
[0]
关闭分频器2 DCC
199
199
19A
[7:4]
[3:0]
[7]
分频器3次低
分频器3高周期
分频器3旁路
19A
[6]
分频器3忽视SYNC
19A
[5]
分频器3力高
19A
[4]
分频器3启动高
19A
19B
[3:0]
[2]
3分频的相位偏移
通道3掉电
19B
[0]
关闭分频器3 DCC
表55. VCO分频器和CLK输入
注册。
ADDR
(十六进制)位(S )名称
1E0 [2:0 ] VCO分频器
1E1
[4]
描述
[2]
[1]
[0]
DIVIDE
0
0
0
2 (默认)
0
0
1
3
0
1
0
4
0
1
1
5
1
0
0
6
1
0
1
输出静
1
1
0
1 (旁路)
1
1
1
输出静
掉电时钟输入部分掉电时钟输入部分(包括CLK缓冲器, VCO分频器和CLK树) 。
[4 ] = 0;正常操作(默认) 。
[4 ] = 1;断电。
第0版|页84 77