位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第0页 > TMS320C6713BGDP167 > TMS320C6713BGDP167 PDF资料 > TMS320C6713BGDP167 PDF资料1第136页

TMS320C6713B
浮点数字信号处理器
SPRS294B - 2005年10月 - 修订2006年6月
多通道缓冲串行端口时序(续)
开关特性在为SPI主机或推荐工作条件的McBSP
从: CLKSTP = 10B , CLKXP = 0
(参见图61)
PYP-200,-225
GDP /知柏地黄丸-225 , -300
PYPA -167 , -200
GDPA / ZDPA -200
MASTER§
SLAVE
民
1
2
3
6
7
8
日( CKXL - FXL )
TD ( FXL - CKXH )
TD ( CKXH - DXV )
TDIS ( CKXL - DXHZ )
TDIS ( FXH - DXHZ )
保持时间, CLKX low之后FSX低
延迟时间, FSX低到CLKX高#
延迟时间, CLKX高到DX有效。
禁止时间,之后从最后一个数据位DX高阻抗
CLKX低
禁止时间,之后从最后一个数据位DX高阻抗
FSX高
T2
L2
3
L2
最大
T+3
L+3
4
L+3
2P + 3
6P + 17
6P + 2
10P + 17
民
最大
ns
ns
ns
ns
ns
号
参数
单位
TD ( FXL - DXV )
延迟时间, FSX低到DX有效。
4P + 2
8P + 17
ns
§在NS P = 1 / CPU时钟频率。例如,在300 MHz的运行部件时,使用P = 3.3纳秒。
对于所有SPI从机模式, CLKG通过设置CLKSM = CLKGDV = 1编程为CPU时钟的1/2。
§ S =采样率发生器输入时钟= 2P如果CLKSM = 1 ( P = 1 / CPU时钟频率)
=采样率发生器输入时钟= P_clks如果CLKSM = 0 ( P_clks = CLKS期)
T = CLKX周期= ( 1 + CLKGDV ) * S
H = CLKX高脉冲宽度=( CLKGDV / 2 + 1) * S如果CLKGDV是偶数
= ( CLKGDV + 1 ) / 2 * S如果CLKGDV是奇数或零
L = CLKX低脉冲宽度= ( CLKGDV / 2 ) * S如果CLKGDV是偶数
= ( CLKGDV + 1 ) / 2 * S如果CLKGDV是奇数或零
FSRP = FSXP = 1。作为SPI主, FSX反转为低电平有效从使能输出。作为一个奴隶,在上FSX低电平有效的信号输入
和FSR的内部使用之前反转。
CLKXM = FSXM = 1 , CLKRM = FSRM = 0,主多通道缓冲串口
CLKXM = CLKRM = FSXM = FSRM = 0为奴隶的McBSP
# FSX应该低前时钟的上升沿,使从属设备,然后开始在主时钟的上升沿SPI传输
( CLKX ) 。
CLKX
1
FSX
7
6
DX
位0
4
DR
位0
Bit(n-1)
8
3
Bit(n-1)
5
(n-2)
(n-3)
(n-4)
(n-2)
(n-3)
(n-4)
2
图61. McBSP的时序SPI Master或Slave : CLKSTP = 10B , CLKXP = 0
136
邮政信箱1443
休斯敦,得克萨斯州77251-1443