位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第949页 > PPC405GPR-3BB333 > PPC405GPR-3BB333 PDF资料 > PPC405GPR-3BB333 PDF资料1第33页

版本2.04 - 2007年9月7日
405GPr - Power PC的405GPr嵌入式处理器
数据表
信号功能描述
(共8页4 )
复用的信号示于下面的分配给每一复用球的第一信号名称括号。
注意事项:
1.接收器输入具有滞后性。
2.必须拉起来。请参阅“上拉和下拉电阻”第29页上推荐的终止值。
3.必须拔下来。请参阅“上拉和下拉电阻”第29页上推荐的终止值。
4.如果不使用,必须拉起。
5.如果不使用,必须拔下来。
6.复位期间捆包输入;上拉或根据需要往下拉。
7.拉可能需要。请参阅第29页上的“外部总线控制信号” 。
信号名称
PerCS0
描述
外围芯片选择银行0 。
七额外的外围芯片选择
or
通用I / O 。要使用此功能,软件必须切换一个
DCR位。
使用任一外围控制器或DMA控制器
根据所涉及转移的类型。当PPC405GPr
是总线主控,它使所选择的设备驱动总线。
当没有外部主机模式使用的PPC405GPr ,如
由任一具体取决于外围控制器或DMA控制器输出
所涉及转移的类型。高电平表示从读
内存,低表示写内存。
否则所使用的外部主机作为输入,以指示
数据传输的方向。
所用的外围站,以指示它已准备好传送数据。
所使用的PPC405GPr在不外接主机模式下,
否则,使用外部主机。指示的最后一个传递
存储器存取。
DMAReq0 :3所使用的从外设,表明它们是
准备传输数据。
DMAAck0 :3所使用的PPC405GPr引起的DMA
外设传输数据。
结束传输/终端计数。
I / O
O
TYPE
5V容限
3.3V LVTTL
5V容限
3.3V LVTTL
笔记
7
PerCS1 :7 GPIO10 : 16]
[I / O]
1, 7
PerOE
O
5V容限
3.3V LVTTL
7
PERR / W
I / O
5V容限
3.3V LVTTL
1
PerReady
I
5V容限
3.3V LVTTL
5V容限
3.3V LVTTL
5V容限
3.3V LVTTL
5V容限
3.3V LVTTL
5V容限
3.3V LVTTL
1
PerBLast
I / O
1, 7
DMAReq0 : 3
DMAAck0 : 3
EOT0 : 3 / TC0 : 3
I
O
I / O
1
6
1
AMCC
33