
恩智浦半导体
LPC2292/LPC2294
16位/ 32位ARM微控制器与外部存储器接口
表4 。
符号
P3[17]/A17
P3[18]/A18
P3[19]/A19
P3[20]/A20
P3[21]/A21
P3[22]/A22
引脚说明
- 续
销( LQFP )
48
[7]
47
[7]
46
[7]
45
[7]
44
[7]
41
[7]
40
[7]
36
[7]
35
[7]
30
[7]
29
[7]
28
[6]
针
( TFBGA )
[1]
N5
[7]
M5
[7]
L5
[7]
K5
[7]
N4
[7]
K4
[7]
N3
[7]
M2
[7]
M1
[7]
K2
[7]
K1
[7]
J4
[6]
TYPE
O
O
O
O
O
O
I / O
O
O
O
O
O
O
I
27
[6]
J3
[6]
O
I
97
[7]
96
[7]
22
[7]
135
[8]
E13
[7]
F10
[7]
H2
[7]
C5
[8]
O
O
O
I
描述
A17 —
外部存储器地址线17 。
A18 —
外部存储器地址线18 。
A19 —
外部存储器地址线19 。
A20 —
外部存储器地址线20 。
A21 —
外部存储器地址线21 。
A22 —
外部存储器地址线22 。
A23 —
外部存储器地址线23 。
XCLK =
时钟输出。
CS3 -
低电平有效的片选3的信号。
(银行3地址范围0x8300 0000 0x83FF FFFF )
CS2 -
低电平有效片选2的信号。
(银行2地址范围0x8200 0000 0x82FF FFFF )
CS1 -
低电平有效片选1的信号。
(银行1的地址范围为0x8100 0000 0x81FF FFFF )
WE -
低电平有效写使能信号。
BLS3 -
低电平有效字节通道选择信号(行3 ) 。
AIN7 -
ADC输入7。该模拟输入总是连接
它的脚。
BLS2 -
低电平有效字节通道选择信号(银行2 ) 。
AIN6 -
ADC输入6。该模拟输入总是连接
它的脚。
BLS1 -
低电平有效字节通道选择信号( BANK 1) 。
BLS0 -
低电平有效字节通道选择信号( Bank 0中) 。
TD1 :
CAN1发送器输出。
外部复位输入:
的低电平复位引脚器件,
导致I / O口和外围功能进入默认
状态,处理器开始执行地址0 TTL
有滞后性,可承受5V电压。
输入到振荡器电路和内部时钟发生器
电路。
输出振荡器扩增fi er 。
地面:
0V参考。
P3[23]/A23/
XCLK
P3[24]/CS3
P3[25]/CS2
P3[26]/CS1
P3[27]/WE
P3[28]/BLS3/
AIN7
P3[29]/BLS2/
AIN6
P3[30]/BLS1
P3[31]/BLS0
TD1
RESET
XTAL1
XTAL2
V
SS
142
[9]
141
[9]
3, 9, 26, 38,
54, 67, 79,
93, 103, 107,
111, 128
139
C3
[9]
B3
[9]
C 2, E4 ,J2
N2 ,N7, L10,
K12 , F13 ,
D11 , B13 ,
B11 , D7
C4
I
O
I
V
SSA
I
模拟地:
0V参考。这应该是名义上的
相同的电压为V
SS
的,但应当隔离以减少噪声
和错误。
PLL模拟地:
0V参考。这应该是名义上
相同的电压为V
SS
的,但应当隔离以减少
噪声和故障。
1.8V内核电源:
这是在电源电压
对于内部电路。
NXP B.V. 2008保留所有权利。
V
SSA (PLL)的
138
B4
I
V
DD(1V8)
37, 110
N1 , A12
I
LPC2292_2294_7
产品数据表
启示录7 - 2008年12月4日
13 53