
恩智浦半导体
LPC2292/LPC2294
16位/ 32位ARM微控制器与外部存储器接口
表4 。
符号
引脚说明
- 续
销( LQFP )
60
[7]
52
[7]
针
( TFBGA )
[1]
K8
[7]
N6
[7]
TYPE
I
I / O
描述
EXTIN0 -
外部触发输入。标准I / O和内部
拉。
RTCK -
返回测试时钟输出。加入额外的信号
JTAG端口。帮助调试器保持同步时,
处理器频率变化。双向引脚与内部
拉。
注意:
LOW这个引脚当RESET为低,使销
P1 [ 31:26 ]在复位后作为调试端口。
P1[25]/EXTIN0
P1[26]/RTCK
P1[27]/TDO
P1[28]/TDI
P1[29]/TCK
144
[7]
140
[7]
126
[7]
B2
[7]
A3
[7]
A7
[7]
O
I
I
TDO -
测试数据出来JTAG接口。
TDI -
测试数据为JTAG接口。
TCK =
测试时钟为JTAG接口。该时钟必须是
慢
1
6
CPU时钟( CCLK)的JTAG接口
进行操作。
TMS =
测试模式选择为JTAG接口。
TRST -
测试复位的JTAG接口。
端口2 -
端口2是具有独立的32位双向I / O口
方向控制每个位。端口2引脚的操作
取决于管脚连接选择的引脚功能
块。
D0 —
外部存储器数据线0 。
D1 —
外部存储器数据线1 。
D2 —
外部存储器数据线2 。
D3 —
外部存储器数据线3 。
D4 —
外部存储器数据线4 。
D5 —
外部存储器数据线5 。
D6 —
外部存储器数据线6 。
D7 —
外部存储器数据线7 。
D8 —
外部存储器数据线8 。
D9 —
外部存储器数据线9 。
D10 —
外部存储器数据线10 。
D11 —
外部存储器数据线11 。
D12 —
外部存储器数据线12 。
D13 —
外部存储器数据线13 。
D14 —
外部存储器数据线14 。
D15 —
外部存储器数据线15 。
D16 —
外部存储器数据线16 。
D17 —
外部存储器的数据线17 。
D18 —
外部存储器数据线18 。
D19 —
外部存储器数据线19 。
D20 —
外部存储器数据线20 。
D21 —
外部存储器数据线21 。
D22 —
外部存储器的数据线22 。
D23 —
外部存储器数据线23 。
NXP B.V. 2008保留所有权利。
P1[30]/TMS
P1[31]/TRST
P 2 [0]至P2 [31]
113
[7]
43
[7]
D10
[7]
M4
[7]
I
I
I / O
P2[0]/D0
P2[1]/D1
P2[2]/D2
P2[3]/D3
P2[4]/D4
P2[5]/D5
P2[6]/D6
P2[7]/D7
P2[8]/D8
P2[9]/D9
P2[10]/D10
P2[11]/D11
P2[12]/D12
P2[13]/D13
P2[14]/D14
P2[15]/D15
P2[16]/D16
P2[17]/D17
P2[18]/D18
P2[19]/D19
P2[20]/D20
P2[21]/D21
P2[22]/D22
P2[23]/D23
LPC2292_2294_7
98
[7]
105
[7]
106
[7]
108
[7]
109
[7]
114
[7]
115
[7]
116
[7]
117
[7]
118
[7]
120
[7]
124
[7]
125
[7]
127
[7]
129
[7]
130
[7]
131
[7]
132
[7]
133
[7]
134
[7]
136
[7]
137
[7]
1
[7]
10
[7]
E12
[7]
C12
[7]
C11
[7]
B12
[7]
A13
[7]
C10
[7]
B10
[7]
A10
[7]
D9
[7]
C9
[7]
A9
[7]
A8
[7]
B7
[7]
C7
[7]
A6
[7]
B6
[7]
C6
[7]
D6
[7]
A5
[7]
B5
[7]
D5
[7]
A4
[7]
A1
[7]
E3
[7]
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
产品数据表
启示录7 - 2008年12月4日
11 53