
恩智浦半导体
LPC2292/LPC2294
16位/ 32位ARM微控制器与外部存储器接口
表4 。
符号
P2[24]/D24
P2[25]/D25
引脚说明
- 续
销( LQFP )
11
[7]
12
[7]
13
[7]
针
( TFBGA )
[1]
E2
[7]
E1
[7]
F4
[7]
TYPE
I / O
I / O
I / O
I
描述
D24 —
外部存储器数据线24 。
D25 —
外部存储器数据线25 。
D26 —
外部存储器数据线26 。
BOOT0 -
当RESET为低,与BOOT1一同控制
引导和内部操作。内部上拉确保高
状态,如果引脚悬空。
D27 —
外部存储器数据线27 。
BOOT1 -
当RESET为低,与BOOT0一同控制
引导和内部操作。内部上拉确保高
状态,如果引脚悬空。
BOOT1 : 0 = 00选择8位存储器CS0上的引导。
BOOT1 : 0 = 01选择16位内存CS0的引导。
BOOT1 : 0 = 10选择32位内存CS0上的引导。
BOOT1 : 0 = 11选择内部FL灰的记忆。
P2[26]/D26/
BOOT0
P2[27]/D27/
BOOT1
16
[7]
F1
[7]
I / O
I
P2[28]/D28
P2[29]/D29
P2[30]/D30/
AIN4
P2[31]/D31/
AIN5
P3 [0]到P3 [31]
17
[7]
18
[7]
19
[6]
G2
[7]
G1
[7]
G3
[6]
I / O
I / O
I / O
I
D28 —
外部存储器数据线28 。
D29 —
外部存储器数据线29 。
D30 —
外部存储器数据线30 。
AIN4 -
ADC输入4。该模拟输入总是连接
它的脚。
D31 —
外部存储器的数据线31 。
AIN5 -
ADC输入5。该模拟输入总是连接
它的脚。
端口3 -
P3是一个单独的32位双向I / O口
方向控制每个位。端口3引脚的操作
取决于管脚连接选择的引脚功能
块。
A0 —
外部存储器地址线0 。
A1 —
外部存储器地址线1 。
A2 —
外部存储器地址线2条。
A3 —
外部存储器地址线3条。
A4 —
外部存储器地址线4条。
A5 —
外部存储器地址线5条。
A6 —
外部存储器地址线6条。
A7 —
外部存储器地址线7 。
A8 —
外部存储器地址线8条。
A9 —
外部存储器地址线9 。
A10 —
外部存储器地址线10 。
A11 —
外部存储器地址线11 。
A12 —
外部存储器地址线12条。
A13 —
外部存储器地址线13 。
A14 —
外部存储器地址线14 。
A15 —
外部存储器地址线15 。
A16 —
外部存储器地址线16 。
NXP B.V. 2008保留所有权利。
20
[6]
G4
[6]
I / O
I
I / O
P3[0]/A0
P3[1]/A1
P3[2]/A2
P3[3]/A3
P3[4]/A4
P3[5]/A5
P3[6]/A6
P3[7]/A7
P3[8]/A8
P3[9]/A9
P3[10]/A10
P3[11]/A11
P3[12]/A12
P3[13]/A13
P3[14]/A14
P3[15]/A15
P3[16]/A16
LPC2292_2294_7
89
[7]
88
[7]
87
[7]
81
[7]
80
[7]
74
[7]
73
[7]
72
[7]
71
[7]
66
[7]
65
[7]
64
[7]
63
[7]
62
[7]
56
[7]
55
[7]
53
[7]
G12
[7]
H13
[7]
H12
[7]
J10
[7]
K13
[7]
M13
[7]
N13
[7]
M12
[7]
N12
[7]
M10
[7]
N10
[7]
K9
[7]
L9
[7]
M9
[7]
K7
[7]
L7
[7]
M7
[7]
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
产品数据表
启示录7 - 2008年12月4日
12 53