
数据表
引脚说明(续)
针#
84
59
100
10
名字
TRST
描述
MT90840
测试复位
(输入) 。异步初始化JTAG TAP控制器,将它
在
测试逻辑复位
状态。该引脚被拉高时,内部没有驱动。
该引脚应低脉冲上电时,或者保持连续地低,以确保
该MT90840处于正常功能的状态,而不是在测试状态。
测试时钟
(输入) 。提供时钟的JTAG测试逻辑。该引脚被拉高
通过内部上拉的时候不被驱动。
测试模式选择
(输入) 。控制的状态转换JTAG信号
TAP控制器,采样TCK上升。该引脚拉高由内部
拉时不被驱动。
测试数据
(输出) 。 JTAG串行数据从该引脚上输出的下降沿
TCK 。该引脚为高阻抗状态,保持在不使能JTAG扫描。
串行口的时钟(输出)
在TM2和TM3中,这是一个4.096 MHz的时钟输出
来自于系统4.096 MHz参考。 (正如由C4 / 8R位控制和
在TIM寄存器) ,该输出的INTCLK位用来在进出的数据移位
串行端口。
在TM1和TM4 ,这个输出被自动置于高阻抗。
对于以8.192 Mbps的应用程序和串口输出这种不使用,
和8.192 MHz的时钟源必须在C4 / 8R1或C4 / 8R2提供。
60
61
11
12
TCK
TMS
62
65
13
16
TDO
SPCKo
66-73
17-24
STo7-STo
0
串行输出流7到0 (双向) 。
TDM串行数据流在2.048 ,
4.096或8.192 Mbps的,有32 , 64或128通道分别为每流。为
2.048和4.096 Mbps的应用中,流STo0 - STo7都可以使用,而对于
8.192 Mbps的,只有流STo0 - STO3使用( 512通道限制) 。这八个
双向线可被编程为在一个输入或输出(默认)
每个通道的基础。
复用的地址/数据总线(双向) 。
这些I / O线为8位
接口到微处理器,用于控制和监测MT90840的。这些
引脚用作八个输入地址线的地址锁存电路,以及
八个数据I / O线。
读/写\\写(输入) 。
在摩托罗拉的复用总线模式下,该输入
读/写,这在一个控制数据总线( AD0 - AD7 )的方向
微处理器访问。英特尔/国家多路复用总线模式下,该输入WR ,
有效低信号,其构成处理的数据总线( AD0 - AD7 )作为输入
在微处理器写访问。
地面上。
76-83
32-39
AD0-AD7
84
40
R / W \\ WR
1,11
24,32,
43,53,
64,74
2, 12,
25,33
44,54,
63,75
15,25,
41,55,
68,74,
90,10
0
5, 14,
26,42
56,69,
75,91
V
SS
V
DD
+5伏电源。
2-235