添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第197页 > MT90840
MT90840
分布式Hyperchannel开关
数据表
特点
8之间的时隙交换功能
对ST -BUS / GCI / MVIP 流( 512
信道)和并行数据端口
并行端口可编程数据速率
( 19.44 , 16.384 ,或6.480兆字节/秒)
串行端口上的可编程数据速率( 2.048
Mbps的, 4.096 Mbps或8.192 Mbps)的
支持星和点至点的连接,并
单向或双向环拓扑结构
分布式系统
在并行输入 - 输出旁路功能
在添加/删除应用程序使用的数据端口
提供弹性缓冲液中的并行输入端口
接收方向
提供字节转换为高达2430渠道
每个通道的串行端口上的方向控制
SIDE
每信道的消息模式和高阻抗
在并行和串行口两侧控制
兼容的8位微处理器复用端口
与英特尔和摩托罗拉的微控制器
切换NX64时保证帧的完整性
宽带信道,如ISDN H0通道
提供外接控制线,允许快速
并行接口,用于与其它设备共享
问题3
2002年7月
订购信息
MT90840AL
100引脚PQFP
MT90840AP 84引脚PLCC
-40 ° C至85°C
诊断报警功能和时钟
时钟监测阶段,状态字
IEEE 1149 ( JTAG )边界扫描端口
应用
桥接ST -BUS / MVIP总线高速
时分复用在背板
SONET速率( STS - 1 , STS - 3 )
高速同步的骨干
分布式PBX和局域网系统
高达2430通道的交换机平台
宽带保证帧的完整性
频道
串行总线控制和监视
数据复用
高速通信接口
PDo0
PDo7
CTo0-3
PDi0
PDi7
8
产量
MUX &
DRIVERS
4
512位多页
TX路径数据存储器
16
2430职位
Tx通道
连接内存
8
8
串行
to
并行
&放大器;
双向
I / O
司机
STi0
STi7
8
8
并行
to
串行
转换
TER值
2430字节多页
RX路径数据存储器
15
双向
I / O
司机
STo0
STo7
PCKR
PCKT
水库
PPFRi
PPFTi / O
F0i/o
定时
控制
单位
512位
RX路径
连接内存
JTAG
5
TEST
引脚
CPU接口
国内
注册
8
8
VSS
R / W \\ WR
SPCKo
C4/8R1
C4/8R2
AD0-7
DS / RD
图1 - 功能框图
AS / ALE
DTA
VDD
IRQ
CS
2-231
MT90840
VSS
NC
IC
水库
IRQ
DTA
CS
AS / ALE
DS / RD
VDD
VSS
读/写
AD7
AD6
AD5
AD4
AD3
AD2
AD1
AD0
VDD
数据表
46
48
34
36
38
40
42
44
50
VDD
STi0
STi1
STi2
STi3
STi4
STi5
STi6
STi7
C4/8R1
F0i/o
C4/8R2
VSS
VDD
NC
NC
CTo3
CTo2
CTo1
CTo0
VSS
10
8
6
4
2
84
82
80
78
12
14
76
74
72
16
18
20
22
24
26
28
30
32
70
68
66
84引脚PLCC
64
62
60
58
56
52
54
VSS
STo0
STo1
STo2
STo3
STo4
STo5
STo6
STo7
SPCKo
VSS
VDD
TDO
TMS
TCK
TRST
TDI
PPFRi
PCKT
PCKR
VDD
NC
NC
NC
NC
NC
VDD
VSS
CTo0
CTo1
CTo2
CTo3
VDD
VSS
C4/8R2
F0i/o
C4/8R1
STi7
STi6
STi5
STi4
STi3
STi2
STi1
STi0
VDD
VSS
NC
NC
NC
NC
80
82
48
84
46
86
44
88
42
90
92
94
36
96
34
98
100 2
4
6
8
10
12
14
16
18
20
22
24
26
28
32
30
100引脚PQFP
40
38
78
76
74
72
70
68
66
64
62
60
58
56
54
52 50
VDD
PDo7
PDo6
PDo5
PDo4
PDo3
PDo2
PDo1
PDo0
PPFTi / O
VSS
VDD
PDi7
PDi6
PDi5
PDi4
PDi3
PDi2
PDi1
PDi0
VSS
PDo7
PDo6
PDo5
PDo4
PDo3
PDo2
PDo1
PDo0
PPFTi / O
VSS
VDD
PDi7
PDi6
PDi5
PDi4
PDi3
PDi2
PDi1
PDi0
VSS
NC
IC
水库
IRQ
DTA
CS
AS / ALE
DS
/
RD
VDD
VSS
读/写
AD7
AD6
AD5
AD4
AD3
AD2
AD1
AD0
NC
2-232
NC
NC
NC
NC
VDD
PCKR
PCKT
PPFRi
TDI
TRST
TCK
TMS
TDO
VDD
VSS
SPCKo
STo7
STo6
STo5
STo4
STo3
STo2
STo1
STo0
VSS
VDD
NC
NC
NC
NC
图2 - 引脚连接
数据表
引脚说明
针#
84
3
100
43
名字
DS / RD
描述
MT90840
数据选通/读取(输入) 。
在摩托罗拉的复用总线模式下,该引脚为DS ,一个
高电平有效输入,与CS工程,使读取和写入操作。英特尔/
全国复用总线模式下,该引脚为RD ,低电平有效输入,使
读取周期和配置该数据总线( AD0 - AD7 )为输出。
地址选通/地址锁存使能(输入) 。
下降沿用于采样
地址到地址锁存器电路。
片选(输入) 。
低电平输入使微处理器读或写
控制和状态寄存器。
数据确认(低电平有效输出) 。
表示一个数据总线传输
就完成了。当总线周期结束时,该引脚驱动为高电平,然后三态,
允许更快的总线周期与弱上拉电阻。上拉电阻
保持高电平时,该引脚为三态要求。需要注意的是CPU的读/写
从/到数据和连接的回忆发生的串行或并行端口
的时钟沿,和DTA不会改变,如果时钟停止状态。
中断请求(高电平有效输出) 。
输出表示MT90840有
检测到报警条件。特定条件的指示可被读入
在ALS (报警状态)注册。该CPU应该读ALS ,查找问题的根源
用于中断然后重新写入掩码位来重新启用IRQ信号。
复位(施密特输入) 。
异步器件复位。逻辑高电平信号应
在上电期间应用带来的MT90840内部电路来定义的状态。
串行和并行输出的TDM ( STo0-7 , STi0-7和PDo0-7 )在举行
高阻抗状态复位后,直到编程并非如此。该输入必须是
在正常操作期间保持低电平。
内部连接。
用户必须连接到V
SS
。该引脚必须保持
低的MT90840正常工作,并以符合IEEE 1149 (JTAG)
边界扫描的要求。该引脚被拉低时,内部没有驱动。
无连接。
4
5
6
44
45
46
AS / ALE
CS
DTA
7
47
IRQ
8
48
水库
9
49
IC
10,
26,
27
13-20
1-4,
27-31
50-54
76-80
57-64
NC
STi0-STi7
串行输入0到7 (双向) 。
TDM串行数据流在2.048 , 4.096和
8.192 Mbps的,有32 , 64或128通道分别为每流。为2.048和
4.096 Mbps的应用中,流STi0 - STi7都可以使用,而对于8.192 Mbps的
只有流STi0 - STi3使用( 512通道限制) 。这八个双向
线可被编程为输入(默认)或输出端上的每个通道为基础。
串行时钟参考输入1 。
当由C4 / 8R位(高)中启用TIM
注册,该输入接收4.096或8.192 MHz的串行端口的时钟基准。如果
所述的C4 / 8R位被设置为低,或者如果INTCLK位被设置为高时,该输入被忽略
MT90840.
在定时模式1 ( TM1 ) ,或在8.192 MHz时, C4 / 8输入直接用于移
和移出串行端口的数据。
在时序模式2 ( TM2 )在4.096兆赫,从外部时钟源输入C4
(例如锁定到一个8千赫基准的PLL )进行相位校正由MT90840 ,并
用于产生串行端口SPCKo和F0的输出。
在计时模式3和4 ( TM3和TM4 )输入没有使用。
有关使用该信号的更多详细信息,请参阅定时模式1的说明
和时序模式2 。
2-233
21
65
C4/8R1
MT90840
引脚说明(续)
针#
84
22
100
66
名字
F0i/o
描述
数据表
串口帧同步(双向) 。
这8kHz的帧脉冲
信号指示TDM信125
微秒
该串行数据端口上的帧边界。这
引脚既ST -BUS / MVIP和GCI格式成帧信号兼容。
在TM1该引脚是输入,而MT90840检测该帧的极性
脉冲和自动适应串行数据端口时序适用的格式
( ST- BUS和GCI ) 。
在TM2与SFDI = 1这个信号作为输入,并且其预期的格式被确定
由GPM注册的SPFP位。
在TM2 (与SFDI = 0),并在TM3 ,这个信号是一个输出端,从所生成的
内部定时和同步到SPCKo输出时钟。在F0的极性
脉冲由在GPM的寄存器的SPFP位决定。
在TM4该引脚不被使用。
23
67
C4/8R2
C4 / 8R2串行时钟参考输入2 。
当由C4 / 8R位(低电平)在启用
在TIM寄存器,该输入接收的4.096或8.192 MHz的串口时钟
参考。如果C4 / 8R位被设置为高,或者如果INTCLK位被设置为高时,该输入是
由MT90840忽略。 (见引脚说明C4 / 8R1 )。
外部控制线3为0(输出) 。
输出信号从产生的
MT90840传输通道连接存储( TPCM ) 。这四个串行C要输出
线表示的4位的CT在TPCM的内容,并且主频
并行端口速率(高达19.44兆赫) 。看到每通道的功能部分。
28-31
70-73
CTo3-
CTo0
34-41
81-88
PDo7-PDo
并行数据输出端口7为0(输出) 。
这八个输出进行并行
在发送方向端口的数据字节,数据速率高达19.44操作
0
字节/ S 。
PPFTi / O
并行端口帧,发送(双向) 。
这个信号描绘的开始
在发送的并行端口上的PDo0-7行新的数据帧的。正常情况下,
输出,当在TIM寄存器的PFDI位被置高PPFT变为输入,
并用于接收从另一个MT90840帧基准。全部采用
除了定时TM3模式。
并行数据输入端口7为0(输入) 。
这八个输入进行并行端口
在数据字节的接收方向,并在数据速率最高可达19.44兆字节/秒。
并行端口时钟,接收(输入) 。
这是19.44 , 16.384 ,或6.48 MHz的时钟
输入。它可能通常由一个高速成帧器提供。数据PCKR时钟
对接收的并行端口( PDi7-0和PPFRi ) 。在计时模式2 ,图3和4 ,
PCKR时钟都发射和接收的并行端口。
并行端口时钟,发送(输入) 。
这是19.44 , 16.384 ,或6.48 MHz的时钟
输入。它可能通常由一个高速成帧器提供。在TM1 PCKT时钟
出的发送并行端口( PDo0-7 , CTo0-3和PPFTo )上的数据。在TM2 ,
TM3 , TM4 & ,此输入将被忽略。
并行端口帧,接收(输入) 。
这8 kHz的帧脉冲输入确定
在所述的PDi0-7线的新帧的开始接收并行端口。它可能
典型地被连接到一个高速成帧器的帧脉冲输出。在TM3 ,
PPFRi是两个发射和接收的并行端口上的帧同步参考。
测试数据
(输入) 。 JTAG串行测试指令和数据都在这个引脚移入
在TCK上升。该引脚被拉高时,内部没有驱动。
42
89
45-52
55
92-99
6
PDi7-0
PCKR
56
7
PCKT
57
8
PPFRi
58
9
TDI
2-234
数据表
引脚说明(续)
针#
84
59
100
10
名字
TRST
描述
MT90840
测试复位
(输入) 。异步初始化JTAG TAP控制器,将它
测试逻辑复位
状态。该引脚被拉高时,内部没有驱动。
该引脚应低脉冲上电时,或者保持连续地低,以确保
该MT90840处于正常功能的状态,而不是在测试状态。
测试时钟
(输入) 。提供时钟的JTAG测试逻辑。该引脚被拉高
通过内部上拉的时候不被驱动。
测试模式选择
(输入) 。控制的状态转换JTAG信号
TAP控制器,采样TCK上升。该引脚拉高由内部
拉时不被驱动。
测试数据
(输出) 。 JTAG串行数据从该引脚上输出的下降沿
TCK 。该引脚为高阻抗状态,保持在不使能JTAG扫描。
串行口的时钟(输出)
在TM2和TM3中,这是一个4.096 MHz的时钟输出
来自于系统4.096 MHz参考。 (正如由C4 / 8R位控制和
在TIM寄存器) ,该输出的INTCLK位用来在进出的数据移位
串行端口。
在TM1和TM4 ,这个输出被自动置于高阻抗。
对于以8.192 Mbps的应用程序和串口输出这种不使用,
和8.192 MHz的时钟源必须在C4 / 8R1或C4 / 8R2提供。
60
61
11
12
TCK
TMS
62
65
13
16
TDO
SPCKo
66-73
17-24
STo7-STo
0
串行输出流7到0 (双向) 。
TDM串行数据流在2.048 ,
4.096或8.192 Mbps的,有32 , 64或128通道分别为每流。为
2.048和4.096 Mbps的应用中,流STo0 - STo7都可以使用,而对于
8.192 Mbps的,只有流STo0 - STO3使用( 512通道限制) 。这八个
双向线可被编程为在一个输入或输出(默认)
每个通道的基础。
复用的地址/数据总线(双向) 。
这些I / O线为8位
接口到微处理器,用于控制和监测MT90840的。这些
引脚用作八个输入地址线的地址锁存电路,以及
八个数据I / O线。
读/写\\写(输入) 。
在摩托罗拉的复用总线模式下,该输入
读/写,这在一个控制数据总线( AD0 - AD7 )的方向
微处理器访问。英特尔/国家多路复用总线模式下,该输入WR ,
有效低信号,其构成处理的数据总线( AD0 - AD7 )作为输入
在微处理器写访问。
地面上。
76-83
32-39
AD0-AD7
84
40
R / W \\ WR
1,11
24,32,
43,53,
64,74
2, 12,
25,33
44,54,
63,75
15,25,
41,55,
68,74,
90,10
0
5, 14,
26,42
56,69,
75,91
V
SS
V
DD
+5伏电源。
2-235
MT90840
分布式Hyperchannel开关
超前信息
特点
8对之间的时隙交换功能
对ST -BUS / GCI / MVIP流( 512频道)
和并行数据端口(PDP)的
支持星形,点对点的连接和
单向或双向环拓扑结构
分布式系统
输入与输出最小的旁路功能
拖延共享环的应用
提供了一个内部的延迟调整缓冲区
对于环应用
并行端口数据传输速率高达19.44Mbyte /秒
在串口端可编程数据速率
( 2.048 Mb / s的, 4.096 Mb / s的或8.192 Mb / s的)
单向并行切换模式最多
2430通道无阻塞
每个通道的串行端口上的方向控制
SIDE
每个通道的消息模式和高
在并行和串行阻抗控制
港边
8位复用端口与英特尔和兼容
摩托罗拉微控制器
切换时保证帧的完整性
宽带信道,如ISDN H0通道
提供外接控制线,允许快速
并行接口和其他共享
器件
C4OUT
C4REF1
C4REF2
FO
第1期
1995年6月
订购信息
MT90840AK
100引脚PQFP
MT90840AP
84引脚PLCC
-40 ° C至85°C
特殊的诊断报警功能统计
分析
JTAG边界扫描
应用
桥接ST -BUS / MVIP总线高速
时分复用背板在SONET
率( STS-1 /3)
高速同步的骨干
分布式PBX和局域网
系统
高达2430通道的交换机平台
宽带保证帧的完整性
频道
串行总线控制和监视
数据多路复用器
高速通信接口
同步开关/多路复用支持
IEEE 802.9标准
串行端口时序
控制
并行端口时序
控制
PPFRo
PCKT
PPFRi
PCKR
接收路径
DATA & CONN
回忆
串行
数据
PORT
DSO [0:7 ]
DSi的[0:7 ]
S-P
&放大器;
P -S
接受
潜伏期
卜FF器
并行
PORT
接口
PDi0-7
PDo0-7
并行
数据
PORT
TCK
TMS
TDI
TDO
发送通道
DATA & CONN
回忆
JTAG
微处理器接口
控制
CT0
CT1
CT2
CT3
RESET
AD [ 0:7]的ALE
WR / RD / CS
R / W的DS
DTACK诠释
图1 - 功能框图
2-189
MT90840
功能说明
实时多媒体应用程序所需要的
的混合的话音和数据传输的传输
到相同的综合通信网络和传输
媒体。网络必须同时保证
数据(速率为N ×64 kbit / s的)保持时隙序列
诚信,并提供通过不断延迟
开关。
该MT90840设备的桥梁现有敏迪ST- BUS
组件集成到一个新的网络环境。
混合数据,语音和视频信号可以是随时间
互换或串行PCM复用
溪流到一个串行高速时分
多路复用( TDM)同步骨干在工作
SONET的速率,例如51 (STS -1)或155兆位/秒( STS-
3)。图1示出了MT90840功能块
图。
今天,传输链路工作在SONET速率
利用串行到并行和
并行到串行
其中执行转换的设备(或成帧器)
嵌入式成帧功能,给用户
访问高速帧的有效载荷。
该MT90840设备提供一个8位双向
并行数据端口(PDP),其中,直接连接到
典型的高速成帧器中的用户数据的接口,
使设计人员能够构建分布式网络
与互连系统速度高达155 Mb / s的。
图2示出的分布的例子
在计算机电话联网应用
集成(CTI)系统。图3示出
例如MT90840之间的互连
和高速S / P & P / S成帧器使用时
实施155 Mb / s的传输链路。
该MT90840设备被设计为开关64 kbit / s的
或宽带的N× 64 kb / s的从串行数据通道
端口(SDP)的并行数据端口(连接到
高速成帧器),反之亦然。该MT90840
并行数据端口被设计为接收数据速率
达19.44字节/ S和串行数据端口可以是
编程连接到PCM串行数据流在
2.048 , 4.096和8.192 Mb / s的。
由于MT90840的并行和串行端口
装置以不同的速度运行,内部回报率
带有多个缓冲器转换电路相关联
时间交换块被用来实现
在两个端口之间的速率适配。
超前信息
内部时间交换模块允许
对连续512 64 kb / s的信道切换
接口灵活的连接方案。这是
通过被称为"per通道特征,能达到
方向control"可在16串行数据流。
例如,在一些应用中高达512
从串行端口信道可以是时间
互换到并行端口的一面。在相反的
方向多达512个通道的并行到来
端口可以被丢弃或者时间互换到
串口的一面。
设备的时钟同步和参考
选项允许许多应用程序和拓扑结构时,
同步TDM的骨架是必需的。两
提供的主要的时钟同步方案
该MT90840允许串行端口接口(ST- BUS)的
以提供主时钟和帧参考
对于分布式高速骨干信号
(主操作),或者导出整个ST- BUS
从高时钟和帧基准信号
高速骨干(从操作) 。图3描绘了
主机操作的一个例子。
这种类型的同步方案可以被用于
应用如MVIP多机架3级
接口(MC- 3系统),利用点对点或
点对多点的开关连接。
当MT90840器件工作中的一个环型
像在图2所示的系统中,一个应用程序
提供了一个名为并行数据旁路特殊模式
以使所有接收到输入的并行数据的全部或部分
被旁路到输出并行端口供给
环回与不注定数据(以
下降)到本地电台。的选择
数据注定(下降),用于在本地站可以是
通过CPU编程实现。在这种模式下,
CPU对管理卸任的完全控制
带宽(从串行接口向高
高速链路),这样它就不会与抗衡
旁路数据。
CPU访问的串行通道,所述MT90840
设备可以使用的消息模式进行编程
快速内存访问时间。通过使用的Mitel
消息模式下,微处理器可以访问
在每个信道的串行输入和输出的TDM数据
基础来控制诸如Mitel的数字设备
像MT8972B , MT8930 / 1 , MT8910收发器和
通过ST -BUS接口, T1 / CEPT的树干。
2-190
超前信息
应用实例
MT90840
CTI服务器
M T90810
F M IC
ST-
公共汽车
24 / 30B + D的
M T 8 9 7 7/9 0 7 9
牛逼1 & 1 I / F
C时LL
P ,R 0权证S S小G中
PSTN
CTI
服务器
M T90840
M牛逼90810
F M IC
ST-
公共汽车
1 5 5 M B / S
由于F R A M G中&
O·P牛逼IC S
AA
AA
AA
AA
MT896x
F ilte的R / C O D用权证
F ILT ê的R / C O D用权证
ü P为4 8 0 0 ] C H A N否E LS
华氏度美国 R D所助教
POTS
M T 8 9 8 5/6
EDX
ST-
公共汽车
M T 8 9 3 0 / 1 7
( 2B + D)在德发权证
2B + D
AA
AA
AA
AA
AAA
AA
AA
AA
1 6 M B / S
AAA
CTI
服务器
是O ê前作R N (E T)
M UX
LA
公元一P TE R C A R
IN T E R C H A S S小为S IG N A L L G中
(E ·G ,M ITE L的C 0 N N权证TIO N M A骤R)
图2 - 使用155 Mb / s的CTI多机箱连接
S T -B美/ P·C M·H IG 瓦特A Y
4 0.0 9 6 M·H
( 4 0.0 9 6 M·H Z)
( 8K的^ h Z)
PLL
发E - [R IA升
D A T A的
MMF
OR
SM F
O / E &
E / O
1 9 0.4 4 M·H
TX重新F
数据
8
8 OUT
155M Hz的TX
155M Hz的RX
RX的Clk
1 9 0.4 4 M·H
P A R 。 D A T A IN
CLO CK EC V +
M ü L T IP L IE浏览器
性S E IA l D同时为T A IN
155
M B / S
性S E IA l D同时一个T A O u那样牛逼
F F -T é -S 左F
1 5 5 M B / S S / P & P / S
CON VERTER
TX 8 KH
P A R .D一个T A
OU牛逼
M T90840
D E V IC ê
AD
TX LK
1 9 0.4 4 M·H
C 0 N t个滚装升
何ST B我们
图3 - 155 Mb / s的骨干网接入模块的示例
2-191
MT90840
注意事项:
超前信息
2-192
MT90840
分布式Hyperchannel开关
超前信息
特点
8对之间的时隙交换功能
对ST -BUS / GCI / MVIP流( 512频道)
和并行数据端口(PDP)的
支持星形,点对点的连接和
单向或双向环拓扑结构
分布式系统
输入与输出最小的旁路功能
拖延共享环的应用
提供了一个内部的延迟调整缓冲区
对于环应用
并行端口数据传输速率高达19.44Mbyte /秒
在串口端可编程数据速率
( 2.048 Mb / s的, 4.096 Mb / s的或8.192 Mb / s的)
单向并行切换模式最多
2430通道无阻塞
每个通道的串行端口上的方向控制
SIDE
每个通道的消息模式和高
在并行和串行阻抗控制
港边
8位复用端口与英特尔和兼容
摩托罗拉微控制器
切换时保证帧的完整性
宽带信道,如ISDN H0通道
提供外接控制线,允许快速
并行接口和其他共享
器件
C4OUT
C4REF1
C4REF2
FO
第1期
1995年6月
订购信息
MT90840AK
100引脚PQFP
MT90840AP
84引脚PLCC
-40 ° C至85°C
特殊的诊断报警功能统计
分析
JTAG边界扫描
应用
桥接ST -BUS / MVIP总线高速
时分复用背板在SONET
率( STS-1 /3)
高速同步的骨干
分布式PBX和局域网
系统
高达2430通道的交换机平台
宽带保证帧的完整性
频道
串行总线控制和监视
数据多路复用器
高速通信接口
同步开关/多路复用支持
IEEE 802.9标准
串行端口时序
控制
并行端口时序
控制
PPFRo
PCKT
PPFRi
PCKR
接收路径
DATA & CONN
回忆
串行
数据
PORT
DSO [0:7 ]
DSi的[0:7 ]
S-P
&放大器;
P -S
接受
潜伏期
卜FF器
并行
PORT
接口
PDi0-7
PDo0-7
并行
数据
PORT
TCK
TMS
TDI
TDO
发送通道
DATA & CONN
回忆
JTAG
微处理器接口
控制
CT0
CT1
CT2
CT3
RESET
AD [ 0:7]的ALE
WR / RD / CS
R / W的DS
DTACK诠释
图1 - 功能框图
2-189
MT90840
功能说明
实时多媒体应用程序所需要的
的混合的话音和数据传输的传输
到相同的综合通信网络和传输
媒体。网络必须同时保证
数据(速率为N ×64 kbit / s的)保持时隙序列
诚信,并提供通过不断延迟
开关。
该MT90840设备的桥梁现有敏迪ST- BUS
组件集成到一个新的网络环境。
混合数据,语音和视频信号可以是随时间
互换或串行PCM复用
溪流到一个串行高速时分
多路复用( TDM)同步骨干在工作
SONET的速率,例如51 (STS -1)或155兆位/秒( STS-
3)。图1示出了MT90840功能块
图。
今天,传输链路工作在SONET速率
利用串行到并行和
并行到串行
其中执行转换的设备(或成帧器)
嵌入式成帧功能,给用户
访问高速帧的有效载荷。
该MT90840设备提供一个8位双向
并行数据端口(PDP),其中,直接连接到
典型的高速成帧器中的用户数据的接口,
使设计人员能够构建分布式网络
与互连系统速度高达155 Mb / s的。
图2示出的分布的例子
在计算机电话联网应用
集成(CTI)系统。图3示出
例如MT90840之间的互连
和高速S / P & P / S成帧器使用时
实施155 Mb / s的传输链路。
该MT90840设备被设计为开关64 kbit / s的
或宽带的N× 64 kb / s的从串行数据通道
端口(SDP)的并行数据端口(连接到
高速成帧器),反之亦然。该MT90840
并行数据端口被设计为接收数据速率
达19.44字节/ S和串行数据端口可以是
编程连接到PCM串行数据流在
2.048 , 4.096和8.192 Mb / s的。
由于MT90840的并行和串行端口
装置以不同的速度运行,内部回报率
带有多个缓冲器转换电路相关联
时间交换块被用来实现
在两个端口之间的速率适配。
超前信息
内部时间交换模块允许
对连续512 64 kb / s的信道切换
接口灵活的连接方案。这是
通过被称为"per通道特征,能达到
方向control"可在16串行数据流。
例如,在一些应用中高达512
从串行端口信道可以是时间
互换到并行端口的一面。在相反的
方向多达512个通道的并行到来
端口可以被丢弃或者时间互换到
串口的一面。
设备的时钟同步和参考
选项允许许多应用程序和拓扑结构时,
同步TDM的骨架是必需的。两
提供的主要的时钟同步方案
该MT90840允许串行端口接口(ST- BUS)的
以提供主时钟和帧参考
对于分布式高速骨干信号
(主操作),或者导出整个ST- BUS
从高时钟和帧基准信号
高速骨干(从操作) 。图3描绘了
主机操作的一个例子。
这种类型的同步方案可以被用于
应用如MVIP多机架3级
接口(MC- 3系统),利用点对点或
点对多点的开关连接。
当MT90840器件工作中的一个环型
像在图2所示的系统中,一个应用程序
提供了一个名为并行数据旁路特殊模式
以使所有接收到输入的并行数据的全部或部分
被旁路到输出并行端口供给
环回与不注定数据(以
下降)到本地电台。的选择
数据注定(下降),用于在本地站可以是
通过CPU编程实现。在这种模式下,
CPU对管理卸任的完全控制
带宽(从串行接口向高
高速链路),这样它就不会与抗衡
旁路数据。
CPU访问的串行通道,所述MT90840
设备可以使用的消息模式进行编程
快速内存访问时间。通过使用的Mitel
消息模式下,微处理器可以访问
在每个信道的串行输入和输出的TDM数据
基础来控制诸如Mitel的数字设备
像MT8972B , MT8930 / 1 , MT8910收发器和
通过ST -BUS接口, T1 / CEPT的树干。
2-190
超前信息
应用实例
MT90840
CTI服务器
M T90810
F M IC
ST-
公共汽车
24 / 30B + D的
M T 8 9 7 7/9 0 7 9
牛逼1 & 1 I / F
C时LL
P ,R 0权证S S小G中
PSTN
CTI
服务器
M T90840
M牛逼90810
F M IC
ST-
公共汽车
1 5 5 M B / S
由于F R A M G中&
O·P牛逼IC S
AA
AA
AA
AA
MT896x
F ilte的R / C O D用权证
F ILT ê的R / C O D用权证
ü P为4 8 0 0 ] C H A N否E LS
华氏度美国 R D所助教
POTS
M T 8 9 8 5/6
EDX
ST-
公共汽车
M T 8 9 3 0 / 1 7
( 2B + D)在德发权证
2B + D
AA
AA
AA
AA
AAA
AA
AA
AA
1 6 M B / S
AAA
CTI
服务器
是O ê前作R N (E T)
M UX
LA
公元一P TE R C A R
IN T E R C H A S S小为S IG N A L L G中
(E ·G ,M ITE L的C 0 N N权证TIO N M A骤R)
图2 - 使用155 Mb / s的CTI多机箱连接
S T -B美/ P·C M·H IG 瓦特A Y
4 0.0 9 6 M·H
( 4 0.0 9 6 M·H Z)
( 8K的^ h Z)
PLL
发E - [R IA升
D A T A的
MMF
OR
SM F
O / E &
E / O
1 9 0.4 4 M·H
TX重新F
数据
8
8 OUT
155M Hz的TX
155M Hz的RX
RX的Clk
1 9 0.4 4 M·H
P A R 。 D A T A IN
CLO CK EC V +
M ü L T IP L IE浏览器
性S E IA l D同时为T A IN
155
M B / S
性S E IA l D同时一个T A O u那样牛逼
F F -T é -S 左F
1 5 5 M B / S S / P & P / S
CON VERTER
TX 8 KH
P A R .D一个T A
OU牛逼
M T90840
D E V IC ê
AD
TX LK
1 9 0.4 4 M·H
C 0 N t个滚装升
何ST B我们
图3 - 155 Mb / s的骨干网接入模块的示例
2-191
MT90840
注意事项:
超前信息
2-192
查看更多MT90840PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    MT90840
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
MT90840
√ 欧美㊣品
▲10/11+
8644
贴◆插
【dz37.com】实时报价有图&PDF
查询更多MT90840供应信息

深圳市碧威特网络技术有限公司
 复制成功!