
CS4923/4/5/6/7/8/9
主机消息( HOSTMSG )注册, A [ 1 : 0 ] = 00B
7
HOSTMSG7
6
HOSTMSG6
5
HOSTMSG5
4
HOSTMSG4
3
HOSTMSG3
2
HOSTMSG2
1
HOSTMSG1
0
HOSTMSG0
HOSTMSG7–0
承载数据和从DSP 。该寄存器的读或写操作之间的握手位
DSP的内部和外部主机。该寄存器通常是通过多字节的消息CAR-
rying微码,控制和配置数据。 HOSTMSG在物理上实现为两个
独立的寄存器用于输入和输出。 (读写)
主机控制( CONTROL )寄存器, A [ 1 : 0 ] = 01B
7
版权所有
6
CMPRST
5
PCMRST
4
MFC
3
MFB
2
HINBSY
1
HOUTRDY
0
版权所有
版权所有
CMPRST
总是写一个0为未来的兼容性。
当设置,初始化CMPDATA压缩数据输入通道。写1到该位
拥有该端口处于复位状态。写零使端口。该位必须为低电平时正常工作。
(只写)
当设置,初始化线性PCM输入通道。该位被触发以表示第一样品
左声道的PCM流的。写1到该位保持端口处于复位状态。写入0
能够使该端口。该位必须为低电平时正常工作。 (只写)
当高,表明PCMDATA输入缓冲区满。输入缓冲区门槛
级别是应用程序代码而定。 (只读)
当高,表明CMPDATA输入缓冲区满。输入缓冲区门槛
级别是应用程序代码而定。 (只读)
设置在主机写入HOSTMSG 。清零当DSP从HOSTMSG读取数据
注册。主机读取该位,以确定是否写入的最后一个字节的主机已经被读出的
DSP 。 (只读)
设置当DSP写入HOSTMSG寄存器。当从主机读取数据清除
在HOSTMSG寄存器。在DSP读取该位,以确定是否最后的DSP输出字节具有
由主机读取。 (只读)
总是写一个0为未来的兼容性。
PCMRST
MFC
MFB
HINBSY
HOUTRDY
版权所有
PCM数据输入( PCMDATA )寄存器, A [ 1 : 0 ] = 10B
7
PCMDATA7
6
PCMDATA6
5
PCMDATA5
4
PCMDATA4
3
PCMDATA3
2
PCMDATA2
1
PCMDATA1
0
PCMDATA0
PCMDATA7–0
主机写入PCM数据到DSP的输入缓冲器在这个地址。 (只写)
压缩后的数据输入( CMPDATA )寄存器, A [ 1 : 0 ] = 11B
7
CMPDATA7
6
CMPDATA6
5
CMPDATA5
4
CMPDATA4
3
CMPDATA3
2
CMPDATA2
1
CMPDATA1
0
CMPDATA0
CMPDATA7–0
主机写入压缩数据到DSP的输入缓冲器在这个地址。 (只写)
表5.并行输入/输出寄存器
DS262F2
35