
串行外设接口( SPI )时序
表10-18 SPI时序
1
(续)
特征
需要输入的数据建立时间
主
SLAVE
需要输入数据保持时间
主
SLAVE
访问时间(时间从动态数据
高阻抗状态)
SLAVE
禁止时间(保持时间到高阻抗状态)
SLAVE
数据有效的输出
主
从站(后使边)
数据无效
主
SLAVE
上升时间
主
SLAVE
下降时间
主
SLAVE
1所列的参数设计保证。
符号
t
DS
民
最大
单位
看到网络连接gure
10-10, 10-11,
10-12, 10-13
10-10, 10-11,
10-12, 10-13
10-13
20
0
0
2
4.8
—
—
—
—
15
ns
ns
ns
ns
ns
t
DH
t
A
t
D
t
DV
10-13
3.7
—
—
0
0
—
—
—
—
15.2
4.5
20.4
—
—
11.5
10.0
9.7
9.0
ns
ns
ns
ns
ns
ns
ns
ns
ns
10-10, 10-11,
10-12, 10-13
10-10, 10-11,
10-12
10-10, 10-11,
10-12, 10-13
10-10, 10-11,
10-12, 10-13
t
DI
t
R
t
F
56F8357技术数据,第15
飞思卡尔半导体公司
初步
147