
串行外设接口( SPI )时序
(输入)
SS
t
C
t
CL
t
R
t
F
t
ELG
SCLK ( CPOL = 0 )
(输入)
t
高龄
t
CH
t
CL
SCLK ( CPOL = 1 )
(输入)
t
A
t
CH
t
R
t
F
t
D
MISO
(输出)
t
DS
SLAVE MSB OUT
比特14-1
t
DV
t
DH
SLAVE LSB OUT
t
DI
t
DI
MOSI
(输入)
在MSB
比特14-1
在LSB
图10-12 SPI从机时序( CPHA = 0 )
(输入)
SS
t
F
t
R
t
CL
t
CH
t
高龄
t
ELG
t
C
SCLK ( CPOL = 0 )
(输入)
SCLK ( CPOL = 1 )
(输入)
t
CL
t
DV
t
A
t
CH
t
F
t
R
t
D
MISO
(输出)
t
DS
SLAVE MSB OUT
比特14-1
t
DV
t
DH
SLAVE LSB OUT
t
DI
MOSI
(输入)
在MSB
比特14-1
在LSB
图10-13 SPI从机时序( CPHA = 1 )
56F8357技术数据,第15
飞思卡尔半导体公司
初步
149