
Si4133W
表4.串行接口时序
(V
DD
= 2.7 3.6 V ,T
A
= -25至85°C )
参数
1
SCLK周期时间
SCLK上升时间
SCLK下降沿时间
SCLK高电平时间
SCLK低电平时间
SDATA建立时间SCLK ↑
2
SDATA从SCLK ↑保持时间
2
SENB ↓到SCLK ↑延迟时间
2
SCLK ↑到SENB ↑延迟时间
2
SENB ↓到SCLK ↑延迟时间
SENB脉冲宽度
2
符号
t
CLK
t
r
t
f
t
h
t
l
t
su
t
HOLD
t
en1
t
en2
t
en3
t
w
测试条件
图1
图1
图1
图1
图1
图2
图2
图2
图2
图2
图2
民
40
—
—
10
10
5
0
10
12
12
10
典型值
—
—
—
—
—
—
—
—
—
—
—
最大
—
50
50
—
—
—
—
—
—
—
—
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
注意事项:
1.
所有的定时为基准,以50%的水平波形的,除非另有说明。
2.
时间不参照50 %的水平波形。参见图2 。
6
修订版1.1