
ADS61B23
SLAS582 - 2008年2月
www.ti.com
图45. LVDS眼图 - 无内部端接
5 pF的电容负载
蓝色轨迹 - 输出时钟( CLKOUT )
粉红色的轨迹 - 输出数据
图46. LVDS眼图具有100 Ω的内部
终止
10 pF的电容负载
蓝色轨迹 - 输出时钟( CLKOUT )
粉红色的轨迹 - 输出数据
输出数据格式
两种输出数据格式的支持 - 二进制补码和偏移二进制。它们可以使用被选择
并行控制引脚SEN或串行接口寄存器位
<Data format>
(见
表9)。
电路板设计注意事项
接地
单一地平面足以提供良好的性能,提供了模拟,数字和时钟的部分
董事会是干净的分区。见
ADS61xx EVM用户指南
( SLAU206 )有关布局和细节
接地。
电源去耦
由于ADS61B23已经包括内部的解耦,可以在不损失可以使用最少的外部去耦
性能。需要注意的是去耦电容器可有助于过滤外部电源噪声,所以最适
电容器的数量将取决于实际应用。去耦电容应放置很
靠近转换器的电源引脚。
它建议使用独立的电源的模拟和数字电源引脚隔离数字交换
从敏感的模拟电路的噪声。如果只有一个单一的3.3V电源可用时,它应首先路由到
AVDD 。然后,它可以挖掘和分离铁氧体磁珠(或电感)与去耦电容,是前
发送到DRVDD 。
裸露的散热焊盘
有必要焊接在包装件的底部露出焊盘的接地平面,以取得最佳的热
性能。有关详细信息,请参阅
QFN布局指南
( SLOA122 )和
QFN / SON PCB
附件应用报告
( SLUA271 )文件。
42
提交文档反馈
产品文件夹链接( S) :
ADS61B23
2008 ,德州仪器