
电气特性
M7
FEC_TXCLK (输入)
M5
FEC_TXD [3:0 ] (输出)
FEC_TXEN
FEC_TXER
M6
M8
图18. MII发送信号的时序图
5.13.3
MII异步输入信号时序
表20. MII异步输入信号时序
表20
列出MII异步输入信号时序。
NUM
M9
特征
FEC_CRS , FEC_COL最小脉冲宽度
民
1.5
最大
—
单位
FEC_TXCLK期
FEC_CRS
FEC_COL
M9
图19. MII异步输入时序图
5.13.4
MII串行管理频道时序
表21
列出MII串行管理频道时序。 FEC的功能正常为2.5 ,最高频率MDC
兆赫。
表21. MII串行管理频道时序
NUM
M10
M11
M12
M13
M14
M15
特征
FEC_MDC下降沿到FEC_MDIO输出无效(最低
传播延迟)
FEC_MDC下降沿到FEC_MDIO输出有效(最大传播延迟)
FEC_MDIO (输入) FEC_MDC上升沿设置
FEC_MDIO (输入) FEC_MDC上升沿保持
FEC_MDC脉冲宽度高
FEC_MDC脉冲宽度低
民
0
—
10
0
最大
—
25
—
—
单位
ns
ns
ns
ns
40%60% FEC_MDC期
40%60% FEC_MDC期
MCF537x的ColdFire
微处理器数据手册,第3
飞思卡尔半导体公司
31