
ZL50057/8
引脚说明(续)
ZL50057
包
坐标
(272-ball
PBGA )
C20 , D18 ,
D19, D20,
E17, E18,
E19, E20
ZL50058
包
坐标
(256-ball
PBGA )
D13, D14,
D15, D16,
E13, E14,
E15, E16
数据表
引脚名称
描述
LSTo8-15
本地串行输出流8 15 ( 5 V容限
三态输出压摆率控制) 。
在当地的非32 Mbps模式下,这些引脚输出的串行TDM
数据流在数据速率:
16.384 Mbps的(含256个频道) ,
8.192 Mbps的(含128个频道) ,
4.096 Mbps的( 64个频道) ,或
2.048 Mbps的(含32个频道) 。
的数据速率被独立地编程以用于每个输出
流。
这些引脚未使用时,当地32 Mbps模式是
选择。因此,在这两个引脚上输出的值
当地32 Mbps模式(无论是驱动高或高阻抗)
取决于LORS销的配置。
指所描述
LORS
和
ODE
引脚
控制输出或高阻抗状态。
LCSTo0-1
C17, C16
A16, A15
本地输出通道高阻抗控制( 5 V
宽容的三态输出) 。
这些引脚控制外部
单独缓冲一组在本地输出流
每个通道的基础。
当低,外部输出缓冲器将为三态。
当高电平时,外部输出缓冲器将被启用。
在当地的非32 Mbps模式(码流率2 Mbps到16 Mbps的) :
LCSTo0是输出使能LSTo0,2,4,6,8,10,12,14
LCSTo1是输出使能LSTo1,3,5,7,9,11,13,15
在本地32Mbps的模式(码流率32 Mbps的) :
LCSTo0是输出使能LSTo0,2,4,6
LCSTo1是输出使能LSTo1,3,5,7
指所描述
LORS
和
ODE
引脚控制
输出低电平或活动状态。
微处理器端口信号
A0 - A14
D5 ,C6 ,A6
D7 ,C7, B7,
8 ,B8, A8,
D9 ,B9, A9,
D10 ,C10,
A10
A1, A2, A3,
A4, A5,B5
B6, B7, B8,
B9, C5,C6
C7, C8, C9
地址0 - 14 ( 5V容限输入) 。
这些引脚形成
15位地址总线到内部存储器和寄存器。
A0 = LSB
17
卓联半导体公司