
XRD87L99
xr
断开与比较器的锁存器。这
延迟被称为孔径延迟(T
AP
).
粗比较器作出的第一次扫描转换
锡永,选择一个阶梯区间为精compara-
器。细比较器被连接到SE-
在接下来的lected范围
φ
B相。
t
F
V
IH
V
IL
低功耗, 2 MSPS , 10位,8通道MUX A / D转换器
修订版1.0.0
F
IGURE
3. XRD87L99牛逼
即时通信
D
IAGRAM
t
AP
t
S
t
R
t
B
F
IGURE
4. XRD87L99
OMPARATORS
时钟
样品
N-1
AUTO
平衡
样品
N
AUTO
平衡
T
S
类似物
输入
V
OH
数据
V
OL
t
DL
t
HLD
N-1
样品
N+1
φ
S
VIN
φ
B
φ
S
LATCH
VTAP
REF
阶梯
φ
B
φ
S
粗比较器
φ
S
φ
B
LATCH
VIN
VTAP
工作原理
1.0模数转换
该XRD87L99模拟电压转换成1024
通过编码粗的输出数字代码和
细比较。数字逻辑被用来产生
溢出位。转换是同步的
时钟,它是实现在2个时钟周期。
参考电阻梯形是一个串联电阻的
器。细比较使用专利插值
化电路产生的1024相当于均匀
V之间的间隔基准电压
REF ( - )
和
V
REF ( + )
.
所述时钟信号生成两个内相,
φ
B( CLK高点)和
φ
S( CLK =低的样品) (参见图 -
茜1) 。 CLK输入的上升沿标志着
采样相位的结束(
φ
S) 。的内部延迟
时钟电路将推迟实际瞬间
φ
S
选
范围
φ
B
FINE比较器
A
IN
取样,取样梯和转换
定时
图3示出了这种关系的时序图。一
IN
采样,梯采样和输出数据关系
船舶示为一般情况下的水平
驱动该阶梯需要改变每个SAM-
PLED一
IN
时间点。梯子被引用为
持续
IN
样品和下一个A
IN
在同一样品
时间。如果梯子的水平的变化超过1
LSB,则样品中的一个必须被丢弃。还
注意,该放弃的时钟低电平时间
IN
可以减小到最低限度吨
S
时间。
9