
xr
F
IGURE
10. R
作者ELATIONSHIP
D
ATA TO
C
LOCK
XRD87L99
低功耗, 2 MSPS , 10位,8通道MUX A / D转换器
修订版1.0.0
时钟
N
N+1
数据
N
一。连续采样
N+1
1.3 A
NALOG
I
NPUT
该XRD87L99具有非常灵活的输入字符范围
开创性意义。用户可以设定V
REF ( + )
和V
REF ( - )
两
固定电压,然后改变输入的直流和交流列弗
埃尔斯相匹配的VREF范围。另一种方法是
先设计模拟输入电路,然后调整
的参考电压,用于模拟输入范围。
一个优点是,这种方法可以消除
无需外部增益和失调调整电路
可能需要通过固定的输入范围位A / D 。
该XRD87L99的性能是通过优化
模拟输入电路,可驱动A的
IN
输入。图11示出的等效电路为甲
IN
.
时钟
N
平衡
数据
B 。抽样单
N
F
IGURE
11. A
NALOG
I
NPUT
E
QUIVALENT
C
IRCUIT
80
AV
DD
R系列
200
A
IN
10 pF的
4
1 pF的
8
50
控制
通道
选择
10 pF的
MUX
200
10 pF的
φ
S
160
φ
S
φ
B
+
1 pF的
1/2 [ V
REF ( + ) +
V
REF ( - )
]
1.4 A
NALOG
I
NPUT
M
ULTIPLEXER
该XRD87L99包括一个8通道模拟输入
多路复用器。时钟之间的关系,该
多路转换器,地址的
WR
和输出数据是
在图12中所示。
F
IGURE
12. MUX A
地址H1
T
即时通信
F
IGURE
13. A
NALOG
MUX牛逼
即时通信
t
AS
A2, A1, A0
WR
t
WR
t
MUXEN1
t
AH
时钟
样品N
旧地址
样品M
新地址
样品
M+1
MUXEN
(内部信号)
t
CLKS2
WR
t
AS
t
WR
t
CLKH2
t
AH
1.5 R
指南
V
OLTAGES
的输入/输出关系是V的函数
REF
:
A
IN
= V
IN
- V
REF ( - )
V
REF
= V
REF ( + )
- V
REF ( - )
地址
DB0-DB9
N-2有效
N-1有效
旧地址
N适用
旧地址
M适用
新地址
DATA = 1024 * (A
IN
/V
REF
)
系统可以通过降低V增加总收益
REF
.
注意:
t
CLKS2
= t
CLKH2
= 0
12