添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第393页 > MPC9239 > MPC9239 PDF资料 > MPC9239 PDF资料1第7页
编程MPC9239
编程MPC9239相当于正常
配置内部PLL分频器以产生所需的
合成频率的输出。输出频率
可以由如下公式来表示:
(1)
f
OUT
= (f
XTAL
÷
2)
(M
4)
÷
(N
2)或
(2)
f
OUT
= f
XTAL
M
÷
N
其中f
XTAL
是晶体频率, M是PLL
反馈分频器和N是PLL后分频器。输入
频率和反馈分频器M的选择是
限于由VCO频率范围。 F
XTAL
和M必须
构造为800的VCO频率范围相匹配,以1800
兆赫,以实现稳定的PLL操作:
(3)
M
= f
VCO , MIN
÷
(2
f
XTAL
)和
(4)
M
最大
= f
VCO , MAX
÷
(2
f
XTAL
)
例如,使用一个16MHz的输入频率的要求
M之间的PLL反馈分频器的配置= 25
和M = 56 。
表8
显示可用的VCO频率和M
分频器范围为其他例子的输入频率。
假设一个16MHz的输入频率被使用,方程式
(2)简化为:
f
OUT
= 16 M
÷
N
用N为四个可用的值N( 1 ,2,4 , 8)的
收益率:
表9.输出频率范围在f
XTAL
= 10 MHz的
N
1
0
0
1
1
0
0
1
0
1
价值
2
4
8
1
f
OUT
8M
4M
2M
16M
f
OUT
范围
200-450兆赫
100-225兆赫
50-112.5兆赫
400-900兆赫
f
OUT
8兆赫
4兆赫
2兆赫
16兆赫
是低电平的输入锁存器是透明的并且任何改变
的M [6:0 ]和N [ 1:0]输入,将影响的F
OUT
输出对。
要使用串行端口S_CLOCK信号采样
在S-DATA线并将其加载到一个12位的移位信息
注册。注意, P_LOAD信号必须为高电平的
串行加载操作的功能。测试寄存器被加载
与第3位时, N个寄存器与接下来的两个,并
M寄存器以在最后8位的数据流的
在S-DATA输入。对每个寄存器的最显著位
首先加载(T2 ,N1和M6 ) 。在S_LOAD引脚上的脉冲
后移位寄存器满载意志为转移的鸿沟
值代入计数器。该高到低过渡
S_LOAD输入锁存器将新的鸿沟值代入
计数器。
图4
示出了用于两者的时序图
平行和MPC9239合成器的串联负载。
M [ 6:0]和N [ 1:0] ,通常在上电时指定一次
通过并行接口,然后可能再次
通过串行接口。这种方法允许
应用程序要拿出一个频率,然后更改或
微调的时钟,以控制串行接口的能力
变得可用。
使用测试和诊断输出测试
测试输出的几个之一,提供可见性
内部节点作为通过T确定的[2:0 ]中的串行比特
配置流。它不是通过配置
并行接口。虽然它是可以选择的节点
这表示F
OUT
时, LVCMOS的输出是不能够切换
更高的输出频率不够快,只应
用于测试和诊断。
在T2 ,T1和T0的控制位被预设为'000'时,
P_LOAD为低,使得PECL F
OUT
输出为jitter-
尽可能免费。在测试输出引脚任何积极的信号
都有不利影响的PECL输出对的抖动。
在正常操作中,抖动规范只保证
如果测试的输出是静态的。串行配置端口可以
可用于选择的可选功能是该引脚之一。
大部分的信号可在测试输出端子是
只为MPC9239的性能验证有用
本身。然而,在PLL旁路模式可能会感兴趣的
板级调试功能。当T [2:0 ]被设定为110
的MPC9239被置于PLL旁路模式。在这种模式下
S_CLOCK输入被直接送入M和N分频器。该
N分频器驱动的F
OUT
差分对和所述M计数器
驱动测试输出引脚。在这种模式下, S_CLOCK输入
可用于低速板级功能测试或
调试。绕过PLL和驾驶F
OUT
直接给出
通过时钟发来的测试时钟用户更多的控制权
树显示PLL旁路模式的功能设置。
因为S_CLOCK是CMOS级的输入频率
被限制为200 MHz。这意味着最快的F
OUT
引脚可以
通过S_CLOCK被切换为100 MHz的分频比
邮政- PLL分频器的是2(如果N = 1)。注意, M计数器
在测试输出输出将不会是一个占空比为50% 。
例如计算一个16 MHz的输入频率
例如,如果在384 MHz的输出频率是
需要的话,将采取以下步骤来确定
合适的M和N的值。 384 MHz的落在了
频率范围内以2的N值设定,所以N [ 1: 0] = 00 。对于N
= 2, f
OUT
= 8
女,并且M = F
OUT
÷
8.因此, M = 384
÷
8 =
48 ,所以M [ 6 :0] = 0110000.根据这一程序,用户可以
产生50兆赫之间任意频率的整
900兆赫。可编程频率步长大小将
等于:
f
= f
XTAL
÷
N
使用并行和串行接口
所述M和N的计数器可以被加载或者通过一
并行或串行接口。并行接口进行控制
通过P_LOAD信号,使得从低到高的过渡
将锁存的M当前的信息[6:0 ]和N [1 :0]的
投入的M和N计数器。当P_LOAD信号
MPC9239
高级时钟驱动器设备
飞思卡尔半导体公司
7

深圳市碧威特网络技术有限公司