
ADSP-21261
内部存储器
空间
长字
地址
IOP寄存器
为0x0000 0000-0x0003 FFFF
BLOCK 0 SRAM ( 0.5M B IT)
×0004 0000-0x0004 1FFF
版权所有
×0004 2000-0x0005 7FFF
BLOCK 0 R OM ( 1.5M B IT)
0×0005 8000-0x0002 FFFF
版权所有
0×0005 3000-0x0005 FFFF
BLOCK 1 SRAM ( 0.5M B IT)
0x0006 0000-0x0006 1FFF
版权所有
0x0006 2000-0x0007 7FFF
BLOCK 1 ROM ( 1.5M BIT )
0x0007 8000-0x0007 DFFF
版权所有
0x0007 E000-0x0007 FFFF
普通Word
地址
IOP寄存器
为0x0000 0000-0x0003 FFFF
BLOCK 0 SRAM ( 0.5M BIT )
0x0008处0000-0x0008 3FFF
版权所有
4000 0x0008处 - 0x000A FFFF
BLOCK 0 ROM ( 150万位) 2
0x000B 0000-0x000B BFFF
版权所有
0x000B C000-0x000B FFFF
BLOCK 1 SRAM ( 0.5M B IT)
0x000C 0000-0x000C 3FFF
版权所有
0x000C 4000-0x000E FFFF
BLOCK 1 ROM ( 1.5M位) 3
0x000F 0000-0x000F BFFF
版权所有
0x000F C000-0x000F FFFF
简短的说
地址
IOP寄存器
为0x0000 0000-0x0003 FFFF
B LOCK 0 SRAM ( 0.5M BIT )
0×0010 0000-0x0010 7FFF
eserved
0×0010 8000-0x0015 FFFF
BLOCK 0 ROM ( 1.5M BIT )
0x0016 0000-0x0017 7FFF
版权所有
0x0017 8FFF - 0x0017 FFFF
B LOCK 1 SRAM ( 0.5M BIT )
0x0018处0000-0x0018 7FFF
版权所有
0x0018处8000-0x001D FFFF
BLOCK 1 ROM ( 1.5M BIT )
0x001E 0000-0x001F 7FFF
eserved
0x000
外部存储器
空间
版权所有
0×0020 0000-0x00FF FFFF
1个外部存储器并不直接
一个CCESSIBLE由核心。 DMA必须
高墙读取或写入该MEM R
美国ING在S P I O ; R P ARA LL EL P或T.
2 B LOC 0 K ROM HA S A 48位地址RA NGE
( 0xA0000-0xA7 FFFF ) 。
3 B LOC K 1 ROM HA S A 48位地址RA NGE
( 0xE0000-0xE7 FFFF ) 。
EXTERN AL DMA
地址空间1
0100 0000-0x02FF FFFF
版权所有
0x0300 0000-0x3FFF FFFF
图3. ADSP- 21261存储器映射
串行外围设备(兼容)接口
串行外设接口是一个业界标准同步
串行链路,使ADSP- 21261 SPI兼容端口
与其它SPI兼容设备进行通信。 SPI是一种
接口由两个数据引脚,一个设备选择引脚,并
一个时钟引脚。它是一个全双工同步串行接口,
支持主模式和从模式。可通过SPI端口
通过与多达接口工作在多主机环境
其他四个SPI兼容的设备,无论是作为主或
从设备。在ADSP- 21261的SPI兼容外设
实施还具有可编程的波特率可达
37.5 MHz的时钟相位和极性。在ADSP- 21261 ,SPI
兼容端口,采用开漏驱动器,支持multimas-
器的配置,避免数据冲突。
并口
并行端口提供接口, SRAM和外设
设备。复用的地址和数据引脚( AD15-0 )可以
与地址的最高24位或16位访问8位器件
设备具有地址的可达16位。在这两种模式中, 8位或16位
位,最大数据传输速率是三分之一的核心时钟
速度。作为一个例子, 200 MHz的时钟速率相当于
66M字节/秒, 150 MHz的时钟速率相当于
50M字节/秒。
第0版|
第7页共44 | 2006年3月