位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1560页 > ADSP-21261SKBCZ150 > ADSP-21261SKBCZ150 PDF资料 > ADSP-21261SKBCZ150 PDF资料1第13页

ADSP-21261
表2.引脚功能说明(续)
针
CLKIN
TYPE
I
在国家和
复位后
仅输入
功能
本地时钟输入。
使用与XTAL结合。 CLKIN是ADSP- 21261的时钟输入。
它配置了ADSP- 21261为使用其内部时钟发生器或外部
时钟源。连接所需的组件,以CLKIN和XTAL启用
内部时钟发生器。连接外部时钟CLKIN而离开XTAL
中组态无关的ADSP- 21261使用外部时钟源,如
外部时钟振荡器。核心是由PLL输出或该时钟计时任
输入取决于CLKCFG1-0引脚设置。 CLKIN可以不停止,
改变,或操作低于指定频率。
晶体振荡器终端。
配合使用CLKIN的驱动外部
水晶。
核心/ CLKIN比控制。
这些引脚设置的启动时钟频率。看
表5
对于时钟配置模式的说明。
需要注意的是其工作频率可以通过编程的PLL来改变多
钳和除法的PMCTL寄存器为核心后的任何时间脱离复位状态。
复位输出/本地时钟输出。
驱逐芯复位信号到外部装置。
CLKOUT信号也可以被配置为复位输出引脚( RSTOUT ) 。该功能可以
将PLL输出时钟之间的切换和复位输出通过设定第12位
PMCTL寄存器。默认为复位输出。
处理器复位。
复位ADSP- 21261为已知状态。的无效后,有
是4096 CLKIN周期延迟PLL锁定。在此时间之后,芯开始
程序执行从硬件复位向量地址。复位输入必须
断言(低)在上电时。
测试时钟( JTAG) 。
提供了JTAG边界扫描时钟。 TCK必须置
上电后(低脉冲)或为ADSP- 21261的正常运行保持低电平。
测试模式选择( JTAG ) 。
用于控制测试状态机。 TMS有
22.5 kΩ的上拉电阻。
测试数据输入( JTAG) 。
规定了边界扫描逻辑的串行数据。 TDI有
22.5 kΩ的上拉电阻。
测试数据输出( JTAG) 。
边界扫描路径的串行扫描输出。
测试复位( JTAG ) 。
复位测试状态机。 TRST必须有效(脉冲
低)后,上电或为ADSP- 21261的正常运行保持低电平。 TRST有
一个22.5 kΩ的上拉电阻。
仿真状态。
必须连接到ADI公司的DSP工具产品
JTAG线只仿真目标板的连接器。动车组有22.5 kΩ的内部上拉
电阻。
核心供电。
标称1.2 V直流和提供DSP内核处理器
( 13引脚BGA封装, 32引脚的LQFP封装) 。
I / O电源。
名义上+ 3.3V DC ( 6引脚BGA封装, 10引脚上的
LQFP封装) 。
模拟电源。
标称1.2 V直流和提供DSP的内部PLL
(时钟发生器) 。该引脚具有相同的规格为V
DDINT
,所不同的是加入
滤波电路是必需的。
欲了解更多信息,请参见第8页上的电源。
模拟电源返回。
电源的回报。
( 54引脚BGA封装, 39引脚的LQFP封装) 。
XTAL
CLKCFG1–0
O
I
只有输出
2
仅输入
RSTOUT / CLKOUT
O
只有输出
RESET
I / A
仅输入
TCK
TMS
TDI
TDO
TRST
I
I / S
I / S
O
I / A
仅输入
3
三状态
上拉使能
三状态
上拉使能
三态
4
三状态
上拉使能
三状态
上拉使能
动车组
O( O / D)
V
DDINT
V
DDEXT
A
VDD
P
P
P
A
VSS
GND
1
2
G
G
RD,WR和ALE连续地由DSP驱动的,并不会三态。
输出仅与它的输出路径的三态驱动器始终处于启用状态。
3
输入不仅是一个三态驱动器,具有输出路径和拉禁用。
4
三态是一个三态驱动器,上拉禁用。
第0版|
第13页共44 | 2006年3月