位置:首页 > IC型号导航 > 首字符E型号页 > 首字符E的型号第652页 > EMC646SP16J-10L > EMC646SP16J-10L PDF资料 > EMC646SP16J-10L PDF资料1第25页

初步
EMC646SP16J
4Mx16的CellularRAM
延迟计数器( BCR [ 13时11分] )默认值=三个时钟延迟
等待时间计数器的位确定多少个时钟一个READ的开头或WRITE操作与所述第一数据之间发生
价值转移。对于容许延迟码,见表5和6 ,分别与图18和19 ,分别为。
初次访问延迟( BCR [14] )默认=变量
由延迟计数器设定的时钟数后的变量的初始接入时延的数据输出。然而,等待必须进行监控,以
检测造成的碰撞与刷新操作的延迟。固定的初始访问延迟输出,在一致的时间第一个数据
允许最坏情况下的刷新冲突。等待时间计数器必须被配置为匹配初始延迟和时钟频率。这是
没有必要监视等待与固定的初始延迟。由延迟配置时钟周期数后的脉冲串开始
计数器。 (参见表6和图19)
表5 :可变延迟配置代码
BCR [ 13:11 ]
010
011
OTHERS
潜伏期
CON组fi guration
CODE
2 ( 3个时钟)
3(4个时钟) -default
版权所有
潜伏期
1
正常
2
3
-
刷新碰撞
4
6
-
最大输入CLK的频率(MHz)
104
66(15ns)
104(9.62ns)
-
83
52(19.2ns)
83(12ns)
-
66
40(25ns)
66(15ns)
-
注:1,延迟是时钟周期从数据直到出现一个脉冲串操作的启动次数。数据被传输到下一个时钟周期。
Figure18 :延迟计数器(可变初始延迟,无刷新碰撞)
V
IH
CLK
V
IL
V
IH
A[21:0]
V
IL
V
IH
有效
地址
ADV #
V
IL
V
OH
V
OL
代码2
DQ [15:0 ]
有效
产量
(默认)
有效
产量
有效
产量
有效
产量
有效
产量
有效
产量
有效
产量
不在乎
有效
产量
有效
产量
未定义
DQ [15:0 ]
V
OH
V
OL
代码3
25