
NBSG14
2.5V / 3.3V的SiGe差分
1 : 4时钟/数据驱动器
RSECL *输出
*低摆幅ECL
http://onsemi.com
描述
标记DIAGRAMS *
该NBSG14是一个1到4个时钟/数据分配芯片,优化的
超低偏移和抖动。
输入包括内部50
W
终端电阻并接受
NECL (负ECL ) , PECL (正ECL ) , LVTTL , LVCMOS ,
CML或LVDS 。输出RSECL (低摆幅ECL ) , 400毫伏。
特点
SG
14
ALYW
FCBGA16
BA后缀
CASE 489
16
QFN16
MN后缀
CASE 485G
A
L
Y
W
G
=大会地点
=晶圆地段
=年
=工作周
= Pb-Free包装
(注:微球可在任一位置)
*有关其他标识信息,请参阅
应用笔记AND8002 / D 。
订购信息
请参阅包装详细的订购和发货信息
尺寸部分本数据手册的第11页上。
半导体元件工业有限责任公司, 2006年
1
2006年7月 - 9牧师
出版订单号:
NBSG14/D
1
最大输入时钟频率高达12 GHz的典型
最大输入数据速率高达12 Gb / s的典型
30 ps的典型的上升和下降时间
125 ps的典型传播延迟
RSPECL输出与操作范围: V
CC
= 2.375 V至3.465 V
随着V
EE
= 0 V
RSNECL输出与RSNECL或NECL输入与
经营范围: V
CC
= 0 V与V
EE
= -2.375 V至-3.465 V
RSECL输出电平( 400 mV峰峰值输出) ,
迪FF erential输出
50
W
内部输入终端电阻
兼容现有的2.5 V / 3.3 V LVEP , EP和LVEL设备
无铅包可用
SG14
ALYWG
G