
电气规格
表5-29 。作为McBSP的SPI主模式或从时序要求( CLKSTP = 11B , CLKXP = 0 )
VC5510-160
VC5510-200
号
主
民
M39
M40
M41
M42
SLAVE
民
3 6P
1 +6P
10
最大
单位
最大
t
SU( DRV- CKXH )
t
H( CKXH - DRV )
t
SU( FXL - CKXH )
t
C( CKX )
建立时间, DR前CLKX高有效
保持时间, DR后CLKX高有效
建立时间, FSX低前高CLKX
周期时间, CLKX
4
1
ns
ns
ns
ns
2P
16P
对于所有SPI从机模式, CLKG通过设置CLKSM = CLKGDV = 1编程为CPU时钟的1/2。
P = 1 / CPU时钟频率纳秒。例如,在200 MHz的运行部件时,使用P = 5纳秒。
表5-30 。作为McBSP的SPI主模式或从开关特性( CLKSTP = 11B , CLKXP = 0 )
VC5510-160
VC5510-200
号
参数
主
§
民
M34
M35
M36
M37
M38
SLAVE
民
最大
单位
最大
C+3
T+2
4
0
D +10
t
D( CKXL - FXL )
t
D( FXL - CKXH )
t
D( CKXL - DXV )
t
DIS ( CKXL - DXHZ )
t
D( FXL - DXV )
延迟时间, FSX低到CLKX低
延迟时间, FSX低到CLKX高
#
延迟时间, CLKX低到DX有效。
禁止时间,之后从最后一个数据位DX高阻抗
CLKX低
延迟时间, FSX低到DX有效。
C1
T2
2
2
D2
ns
ns
3P + 2
3P + 8
3P 3
5P + 8
3P + 21
3P + 21
ns
ns
ns
对于所有SPI从机模式, CLKG通过设置CLKSM = CLKGDV = 1编程为CPU时钟的1/2。
P = 1 / CPU时钟频率纳秒。例如,在200 MHz的运行部件时,使用P = 5纳秒。
§
T = CLKX周期= ( 1 + CLKGDV ) * P
C = CLKX低脉冲宽度= T / 2时, CLKGDV是奇数或零和= ( CLKGDV / 2 ) * P时CLKGDV是偶数
D = CLKX高脉冲宽度= T / 2时CLKGDV是奇数还是零和= ( CLKGDV / 2 + 1) * P当CLKGDV是偶数
FSRP = FSXP = 1。作为SPI主, FSX反转为低电平有效从使能输出。作为一个奴隶,在上FSX低电平有效的信号输入
和FSR的内部使用之前反转。
CLKXM = FSXM = 1 , CLKRM = FSRM = 0,主多通道缓冲串口
CLKXM = CLKRM = FSXM = FSRM = 0为奴隶的McBSP
#
FSX应该低前时钟的上升沿,使从属设备,然后开始在主时钟的上升沿SPI传输
( CLKX ) 。
M42
最低位
CLKX
M34
FSX
M37
DX
位0
M41
最高位
M35
M38
Bit(n-1)
M39
M36
(n-2)
M40
Bit(n-1)
(n-2)
(n-3)
(n-4)
(n-3)
(n-4)
DR
位0
图5-25 。 McBSP的时序SPI Master或Slave : CLKSTP = 11B , CLKXP = 0
2000年6月 - 修订2004年7月
SPRS076J
77