
IDT72V3623 / 72V3633 / 72V3643 CMOS 3.3V SyncBiFIFO
TM
具有总线匹配
256 x 36, 512 x 36, 1,024 x 36
商业级温度范围
表2 ?? PORT -A ENABLE .UNCTION表
CSA
H
L
L
L
L
L
L
L
W / RA
X
H
H
H
L
L
L
L
ENA
X
L
H
H
L
H
L
H
工商管理硕士
X
X
L
H
L
L
H
H
CLKA
X
X
↑
↑
数据A( A0 - A35 )I / O
高阻抗
输入
输入
输入
产量
产量
产量
产量
端口功能
无
无
FIFO写
MAIL1写
无
无
无
Mail2阅读(集
MBF2
HIGH )
X
↑
X
↑
表3 ?? PORT -B ENABLE .UNCTION表
CSB
H
L
L
L
L
L
L
L
W / RB
X
L
L
L
H
H
H
H
ENB
X
L
H
H
L
H
L
H
MBB
X
X
L
H
L
L
H
H
CLKB
X
X
↑
↑
数据B ( B0 - B35 )I / O
高阻抗
输入
输入
输入
产量
产量
产量
产量
端口功能
无
无
无
Mail2写
无
FIFO读
无
MAIL1阅读(集
MBF1
HIGH )
X
↑
X
↑
表4 ?? .I.O .LAG操作( IDT标准和.W.T模式)
IDT72V3623
0
1到X
(X + 1) - [ 256 (Y + 1)]
(256 - Y)的255个
256
(3)
词FIFO数
IDT72V3633
(3)
0
1到X
(X + 1) - [ 512- (Y + 1)]
(512 -Y)至511
512
(1,2)
IDT72V3643
(3)
0
1到X
(X + 1) - [ 1,024- (Y + 1)]
( 1024 -Y ) ,以1023
1,024
同步
到CLKB
EF /或
AE
L
H
H
H
H
L
L
H
H
H
同步
到CLKA
AF
FF / IR
H
H
H
L
L
H
H
H
H
L
注意事项:
1.当装载到空的FIFO的单词移动到输出寄存器,其先前的FIFO存储器位置是自由的。
2.数据输出寄存器不能算作在FIFO memory"一个"word 。因为在FWFT模式中,写入到一个空FIFO中的第一个字去未经请求到输出寄存器(无
读操作需要的话) ,它不包括在内存计数。
3. X是几乎空偏移使用
AE 。
Y是在几乎完全抵消使用
自动对焦。
X和Y在一个FIFO复位或A口编程选择。
输出寄存器。当空标志是低电平时,前面的数据字是
目前在FIFO输出寄存器,并试图读取FIFO被忽略。
一个FIFO的空/输出就绪标志被同步到该端口的时钟
从它的阵列( CLKB )读取数据。对于这两种FWFT和IDT的标准
模式中,FIFO读指针被一个新的字同步时加
到它的输出寄存器。状态机控制的输出Ready标志
监视写指针和读指针比较器,用于当所述
FIFO存储器的状态是空的,空+ 1 ,或空+ 2 。
在FWFT模式下,从一个字被写入到FIFO的时候,它能够被移动
在一个最小的输出就绪的三个周期的FIFO输出寄存器
标志同步时钟。因此,输出Ready标志为低电平,如果一个字
在存储器中的下一个数据被发送到所述FlFO输出寄存器和3个周期
端口的时钟读取的从FIFO数据没有因为时间流逝
字写。 FIFO的输出Ready标志保持低电平,直到
同步时钟的第三低到高的转变时,请同时
neously迫使输出Ready标志高,字转移到FIFO
输出寄存器。
在IDT的标准模式,从时刻一个字被写入到FIFO中,空
标记将指示用于读取至少两个可用的数据的存在
空标志同步时钟的周期。因此,空标志位为低电平
如果在存储器中的字是下一个数据被发送到所述FlFO输出寄存器和
端口的时钟即从FIFO中读取的数据的2个周期还没有经过
因为当时这个词被写入。 FIFO的空标志仍低
直到同步时钟的第二低到高的跳变发生时,
12