
IDT72V3623 / 72V3633 / 72V3643 CMOS 3.3V SyncBiFIFO
TM
具有总线匹配
256 x 36, 512 x 36, 1,024 x 36
商业级温度范围
CLKA
RS1
t
FSS
SPM
t
FSS
FS1,FS0
FF / IR
4
1
2
t
FSH
t
FSH
0,0
t
WFF
t
ENS2
t
ENH
ENA
t
DS
A0-A35
AF
OFFSET
(Y)
AE
OFFSET
(X)
第一个字FIFO1
4662 DRW 07
t
DH
注意:
1.
CSA
= LOW ,W / RA = HIGH , MBA =低。
的几乎满标志和几乎空标志偏移值复位后,图5并行编程( IDT标准和FWFT模式)
CLKA
4
RS1
t
FSS
SPM
t
WFF
FF / IR
t
FSS
FS1/SEN
t
SDS
FS0/SD
(2)
AF
OFFSET
( Y) MSB
AE
OFFSET
( X) LSB
4662 DRW 08
t
FSH
t
SPH
t
SENS
t
SENH
t
SENS
t
SENH
t
SDH
t
SDS
t
SDH
注意事项:
1.这是没有必要进行编程在连续的时钟周期偏移寄存器中的位。 FIFO的写入尝试都将被忽略,直到
FF / IR
被设置为高。
2.可编程偏移串联写入SD输入的顺序
AF
偏移量(Y)和
AE
偏移(X)中。
的几乎满标志和几乎空标志偏移值复位后图6.串行编程( IDT标准和FWFT模式)
17