
集成
电路
系统公司
ICS8761
L
OW
V
oltage
, L
OW
S
KEW
,
PCI / PCI -X
LOCK
G
enerator
A
PPLICATION
I
载文信息
P
OWER
S
UPPLY
F
ILTERING
T
ECHNIQUES
如在任何高速模拟电路,电源引脚
易受随机噪声。该ICS8761另行提供
率电源隔离任何高开关
从输出到内部PLL噪声。 V
DD
, V
DDA
和V
DDOX
应分别连接到所述电源
平面的通孔和旁路电容应
用于每个引脚。为了达到最佳的抖动性能,
电源隔离是必需的。
图1
说明了如何
一个10Ω的电阻与一个10μF和.01μF旁路
电容应连接到每个V
DDA
.
3.3V
V
DD
.01F
V
DDA
.01F
10
F
10
F
IGURE
1. P
OWER
S
UPPLY
F
ILTERING
C
RYSTAL
I
NPUT
I
覆盖整个院落
该ICS8761晶界面如图
图2中。
虽然布局
PC板时,建议提供C1和C2备用
脚印频率微调。对于一个18pF之并联谐振
恶性晶体时,C1和C2被预期为 10pF至 5pF的
分别。
XTAL2
C1
备用
X1
18pF之平行惊魂实达
XTAL1
C2
备用
F
IGURE
2. C
RYSTAL
I
NPUT
I
覆盖整个院落
8761CY
www.icst.com/products/hiperclocks.html
10
REV 。 2004年9月7日