
a
2.5 V至5.5 V , 115 A,并行接口
单电压输出8位/ 10位/ 12位DAC
AD5330/AD5331/AD5340/AD5341*
概述
特点
AD5330 :一个8位DAC,采用20引脚TSSOP
AD5331 :一个10位DAC,采用20引脚TSSOP
AD5340 :一个12位DAC,采用24引脚TSSOP
AD5341 :一个12位DAC,采用20引脚TSSOP
低功耗工作: 115 A @ 3 V , 140 A @ 5 V
省电80 nA的@ 3 V , 200 nA的@ 5 V通过
PD
针
2.5 V至5.5 V电源供电
双缓冲输入逻辑
通过设计保证单调对所有代码
缓冲/无缓冲基准电压输入选项
输出范围: 0 -V
REF
或0-2 V
REF
上电复位至零伏
DAC输出端通过同步更新
LDAC
针
异步
CLR
设施
低功耗并行数据接口
片内轨到轨输出缓冲放大器器
温度范围: -40°C至+ 105
应用
便携式电池供电仪器
数字增益与失调调节
可编程电压及电流源
可编程衰减器
工业过程控制
在AD5330 / AD5331 / AD5340 / AD5341是单8,10和
12位DAC 。他们采用2.5 V至5.5 V电源CON-工作
花费许多刚刚115
A
在3 V ,并配备了省电模式
进一步降低为80 nA的电流。这些器件集成
一个片内输出缓冲,可驱动输出到两个
电源电压,而AD5330 , AD5340 ,和AD5341允许
选择缓冲或无缓冲基准输入。
在AD5330 / AD5331 / AD5340 / AD5341具有一个并行接口。
CS
将选择的设备和数据被加载到输入寄存器
上的上升沿
WR 。
GAIN引脚允许设置的输出范围为0 V至V
REF
或0 V至2
×
V
REF
.
数据输入到DAC的是双缓冲,允许同时
多个DAC的使用在系统中更新
LDAC
引脚。
异步
CLR
输入,还提供了用于复位
的输入寄存器和DAC寄存器的内容为全零。
这些器件还集成了上电复位电路,确保
上至0 V DAC输出上电,并停留在那里,直到
有效数据被写入到该设备。
在AD5330 / AD5331 / AD5340 / AD5341是可用薄
收缩型小外形封装( TSSOP ) 。
AD5330功能框图
(其他图表内)
V
REF
V
DD
POWER- ON
RESET
AD5330
BUF
收益
DB
7
.
.
DB
0
CS
WR
RESET
CLR
LDAC
掉电
逻辑
之间
脸
逻辑
输入
注册
DAC
注册
8-BIT
DAC
卜FF器
V
OUT
PD
GND
*受保护
由美国专利号为5969657 ;其他专利正在申请中。
第0版
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
万维网网站: http://www.analog.com
传真: 781 / 326-8703
ADI公司, 2000