
飞利浦半导体
产品speci fi cation
4位x 64字FIFO寄存器;三态
74HC/HCT7403
DOR一
所以A
SI
DIR
数据输入
4
Si上
DIR一
脱氧核糖核酸
MR
MR
OE
OE
SI B
DIR B
DOR B
SOB
DOR
SO
4
数据输出
7403
一个FIFO
Q nA的
4
DNB
7403
Q NB
FIFO B
MR
OE
MGA679
图4的功能框图。
功能说明
一个DIR标志指示输入级
状态,要么是空,并准备
接收数据( DIR = HIGH)或全和
忙( DIR = LOW) 。当DIR和SI
高,数据目前为D
0
到D
3
is
移入输入级;一旦
完整的DIR变低。当SI是
置为低电平,数据将被自动移
到输出级或到最后
空位置。一个FIFO从而可以
接收数据是通过DIR组表示
高。
一个DOR标志指示的输出级
状态,无论是现有的数据( DOR =
HIGH)或闲( DOR = LOW) 。当
SO和DOR高,数据是
可在输出(Q
0
以Q
3
).
当SO置为低电平新的数据可能
被移位到输出阶段,一旦
完整的DOR设定为高。
扩展的格式
(见图17 )
在DOR和DIR信号被用于
让“ 7403 ”级联。两
并行和串行扩展
可能。
串行扩展是唯一可能与
典型的设备。
并联扩容
并联扩容完成
通过逻辑AND运算的DOR和DIR
信号以形成一个复合信号。
串口扩展
串行扩展完成了:
追平了第一的数据输出
装置的数据输入
第二装置
连接所述第一的DOR的销
设备到所述第二的SI端子
设备
连接第一的SO引脚
设备到所述第二的DIR销
装置。
1993年9月
4