
CS4265
3.
典型连接图
+ 3.3V至+ 5V
10 F
0.1 F
0.1 F
0.1 F 10 F
+ 3.3V至+ 5V
VD
+1.8V
到+ 5V
0.1 F
47 k
注4
VA
VA
MUTEC
3.3 F
MUTE(静音)
DRIVE
470
10 k
见注2
VLS
AOUTA
SDOUT
*
*
C
C
10 k
可选
类似物
MUTING
R
EXT
R
EXT
SDIN1
SDIN2
DIGITAL AUDIO
处理器
txsdin
MCLK
SCLK
LRCK
AOUTB
3.3 F
注2 :
470
CS4265
对于到fs / 2的最佳反应:
C
=
R
EXT
+
470
4
π
Fs
(
R
EXT
×
470
)
这个电路是用于应用场合CS4265
直接连接到设计的不平衡输出。为
内部路由应用请参考DAC的模拟输出
装载限制特性部分。
10 F
100
100 k
DIGITAL AUDIO
产量
TXOUT
AIN1A
10 F
左模拟输入1
信号地
*
1800 pF的
*
1800 pF的
SGND
100 k
100
RST
MICRO-
调节器
SCL
SDA
AIN1B
10 F
10 F
正确的模拟输入1
MICIN1
MICIN2
麦克风输入1
麦克风输入2
10 F
R
L
R
L
2 k
+1.8V
到+ 5V
注1
2 k
VLC
0.1 F
MICBIAS
FILT +
注3
10 F
注1 :电阻器所需要的IC控制
港口经营
注3: R的值
L
由决定的
麦克风carteridge 。
注4 :设置LSB的7位芯片地址。
看到IC控制端口说明和
时序部分。
AGND
AGND
AFILTA
AFILTB
VQ
DGND
0.1 F
*
*
2.2nF
47 F
2.2nF
0.1 F
10 F
*电容必须C0G或同等学历
图9.典型的连接图
DS657A2
21