
AD9876
要访问的第一个地址。在AD9876会自动
递增的地址所需要的每一个连续的字节
多字节通信周期。
图10a和10b示出了如何将串行端口字建
对于每种模式。
指令周期
SENABLE
SCLK
SDATA
R / W I6
(N)
I5
(N)
I4
注意事项串行口工作
串行端口被禁用,所有寄存器都被设置为默认
在硬件复位值。在软件复位,所有
除了寄存器0寄存器都被设置为默认值。雷吉斯
计数器0将保持在所发送的最后一个值,不同之处在于
软件复位位将被设置为0 。
串行端口是由一个内部状态机操作,并是
取决于在SCLK的周期数从上次
SENABLE
去激活。在SCLK ,一个每八上升沿
字节传送通过SPI 。在一个多字节写周期,
这意味着AD9876的寄存器不能同时
更新,但连续发生。出于这个原因,它是中建议
谁料这单字节传输改变时,可以使用
SPI配置或执行软件复位。
数据传输周期
I3
I2
I1
I0
D7
N
D6
N
D2
0
D1
0
D0
0
图10a 。串行寄存器接口时序MSB优先
指令周期
SENABLE
SCLK
SDATA
I0
数据传输周期
I1
I2
I3
I4
I5
(N)
I6
(N)
R / W D0
0
D1
0
D2
0
D6
N
D7
N
图10b 。串行寄存器接口时序LSB优先
表Ⅳ中。注册布局
地址
(十六进制)
0
1
电源 -
下
调节器
电源 -
下
调节器
TX端口
负
EDGE
采样
RX端口
负
EDGE
采样
第7位
第6位
SPI
LSB科幻RST
电源 -
下
PLL -B
电源 -
下
PLL -B
ADC时钟
来源
PLL-B/2
第5位
软件
RESET
电源 -
下
PLL -A
电源 -
下
PLL -A
电源 -
下
DAC
电源 -
下
DAC
电源 -
下
插
电源 -
下
插
电源 -
下
Rx
参考
电源 -
下
Rx
参考
电源 -
下
ADC和
FPGA
电源 -
下
ADC和
FPGA
电源 -
下
RX LPF和
CPGA
电源 -
下
RX LPF和
CPGA
4位
第3位
第2位
第1位
位0
默认
(十六进制)
0
×
00
0
×
00
评论
读/写
读/写
PWR DN
引脚为低电平
读/写
PWR DN
引脚为高电平
读/写
2
0
×
9F
3
PLL -B
( × M)乘法器
<5 : 4>
PLL -B
(N )分频
<3 : 3>
宽带
RX LPF
PLL -A
( × M)乘法器
& LT ; 1 :0& GT ;
启用
1-Pole
RX LPF
RX LPF
绕行
0
×
02
4
RX LPF
RX路径
接收数字快速ADC
调音
直流偏置HPF
采样
正在进行修正绕道
(只读)
RX LPF F
c
调整<7 : 0>
PGA
亮度增益设置
BY注册
插值滤波器选择
<3 : 0>
0
×
01
读/写
5
6
0
×
80
0
×
00
读/写
读/写
Rx通道增益调整<4 : 0>
7
掉电TX端口
插LS四位
at
第一次
TX QUIET
引脚为低电平
关闭
CLK -A
三态
RX端口
RX端口
LS四位
第一次
TX端口
多路解复用器
绕行
0
×
00
读/写
8
倒置
CLK -B
倒置
CLK -A
关闭
CLK -B
RX端口
多路复用器
绕行
0
×
00
读/写
F
死了版本号<3 : 0>
只读
–20–
REV 。一