
CDP1854A , CDP1854AC
泛德网络nitions的CDP1854A
终端标准模式0
信号:功能
V
DD
:
正电源电压。
模式选择( MODE ) :
在此输入的低电平电压选择标准模式0
操作。
V
SS
:
地面上。
接收器寄存器断开( RRD ) :
施加到该输入端的高电平电压断开
接收器保持寄存器的接收器总线。
接收器BUS (R BUS 7 - R母线0 ) :
接收并行数据输出。
奇偶校验错误( PE ) :
在此输出一个高电平电压表示所接收到的
平价比不上由偶数编程
奇偶校验使能( EPE )的控制。每个该输出被更新
时间的字符被传输到接收器保持稳压
存器。从多个阵列的PE线可以汇流排
同时由于输出断接功能是通过提供
状态标志断开( SFD )线。
帧错误( FE ) :
在此输出一个高电平电压表示所接收到的
字符没有有效的停止位,即下位奇偶
位(如果配置的话)不是一个高电平电压。该输出
每一个字符被传输到接收器的时间更新
保持寄存器。从多个阵列的FE线可
汇流排在一起,因为输出断接功能是亲
通过状态标志断开( SFD )线vided 。
溢出错误( OE ) :
在此输出一个高电平电压表示该数据
有( DA ) FL AG是不是下一个字符之前重置
之三被转移到接收器保持寄存器。 OE
从多个阵列线可以汇流排一起自
输出断接功能由STATUS提供
FLAG断开( SFD )线。
状态标志断开( SFD ) :
应用于此输入的高电平电压禁止三
态输出驱动器适用于PE , FE , OE , DA ,以及THRE ,使
这些状态输出将总线连接。
接收器时钟( RCLOCK ) :
时钟输入的频率的16倍所需的接收器
转移率。
数据可用RESET ( DAR ) :
应用于此输入的低电平电压复位DA IP- FL
佛罗里达州运。
数据可用( DA ) :
在此输出一个高电平电压表示整个
字符已经接收并传送到接收器
保持寄存器。
串行数据( SDL) :
在此输入接收到的串行数据进入接收移位
登记在由字符长度来确定一个点。一
高电平电压必须存在时,数据不被
收到。
主复位( MR) :
在此输入的高电平电压复位接收机控股
寄存器,控制寄存器和状态寄存器,并设置
串行数据输出高电平。
TRANSMlTTER保持寄存器空(THRE ) :
在此输出一个高电平电压指示和Transmit
器保持寄存器已转让其内容的
发送移位寄存器,并且可以用新的重新加载
字符。
TRANSMlTTER保持寄存器LOAD ( thrL基因) :
施加到该输入端的低电平电压输入的字符
上车到发送器保持寄存器。数据
锁存该信号的后沿。
TRANSMlTTER移位寄存器空( TSRE ) :
在此输出一个高电平电压指示和Transmit
器移位寄存器已完成了一个完整的串行传输
字符,包括停止位( S) 。它保持在这个水平上,直到
的下一个字符的传输的开始。
串行数据输出( SDO ) :
的发送移位寄存器中的内容(起始位,数据
位,奇偶校验位和停止位(S ) )的串行移出这个
输出。当没有字符被发送时,一个高级别
被保持。开始传输的是德网络定义为
从一个高层次的起始位到低级别的过渡
输出电压。
TRANSMlTTER BUS (T BUS 0 - T的BUS 7 ) :
发送并行数据输入。
控制寄存器加载( CRL ) :
在此输入的高电平电压加载控制寄存器
与控制位( PI , EPE , SBS , WLS1 , WLS2 ) 。这条线
可被选通或硬连线到高电平的输入电压。
奇偶封锁( PI ) :
此输入的高电平电压抑制奇偶校验产生
和VERI网络阳离子电路,并夹紧PE输出低电平。如果
奇偶校验被禁止的停止位( S)将紧随
在传输最后一个数据位。
停止位选择( SBS ) :
该输入将选择要发送停止位的数目
后的奇偶校验位。一个高层次的选择两个停止位,一个低
等级选择一个停止位。选择两个停止位与网络连接已经
编程数据位选择1.5停止位。
5-56