
特定网络阳离子
3.9.2.6等待读周期DMA启用
4
地址
2
CS5
9
10
3
6
1
EB
可编程
最小为0ns
OE
RW (逻辑高电平)
等待
5
11
7
8
12
(输入i.MX )
数据总线
图11.等待读周期DMA启用
表18.等待读周期DMA启用: WSC = 111111 , DTACK_SEL = 1 , HCLK = 96MHz的
3.0 ± 0.3 V
数
1
2
3
4
5
6
7
8
9
10
11
12
特征
最低
OE和EB断言时间
CS脉冲宽度
OE否定前CS5被否定
地址灭活CS否定前
等待断言后CS5断言
等待断言否定OE
之后OE否定数据保持时间
等待数据准备好后,断言
CS去激活下一个CS活跃
EB否定后OE否定
等待变低后CS5断言
等待脉冲宽度
见注2
3T
1.5T-0.68
–
–
2T+1.57
T-1.49
–
T
0.06
0
1T
0.18
1019T
1020T
最大
–
–
1.5T-0.06
0.05
1020T
3T+7.33
–
T
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
单位
注意:
1, T是系统时钟周期。 ( 96 MHz系统时钟,T = 10.42纳秒)
2. OE和EB断言时间是可编程通过CS5L寄存器OEA位。 EB断言在读周期,只有当发生
在CS5L寄存器EBC位清零。
3.地址变为有效和CS断言在读存取周期的开始。
4.当CS5被编程为使用内部等待状态的外部等待输入的要求被淘汰。
MC9328MXS超前信息,牧师0
24
飞思卡尔半导体公司