添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符D型号页 > 首字符D的型号第609页 > DSP96002FE40 > DSP96002FE40 PDF资料 > DSP96002FE40 PDF资料1第9页
飞思卡尔半导体公司
SIGNAL /连接描述
中断和模式控制
中断和模式控制
表1-5
中断和模式控制
信号名称
RESET
TYPE
国家在
RESET
信号说明
RESET
- 这是输入的直接硬件复位
处理器。当RESET为低电平时,信号
内部同步于输入时钟(CLK)时,DSP
置于复位状态,内部相
发生器复位。施密特触发器输入用于
抗噪声能力,并允许缓慢上升的输入(如
电容充电),以可靠的复位芯片。如果复位
拉高同步输入时钟( CLK ) ,精确
启动定时被保证,允许多个
处理器的启动和同步操作
一起“锁步”。当RESET引脚
无效状态,该初始芯片的工作模式被锁存
从MODA , MODB和的MoDC引脚。
模式选择A /外部中断请求
输入在内部同步于输入时钟(CLK) 。
MODA / IRQA选择初始芯片的工作模式
在硬件复位,成为一个电平敏感或
负边沿触发的,可屏蔽中断请求
正常的指令处理过程中的输入。 MODA ,
MODB和的MoDC选择八个初始芯片1
操作模式锁存到操作模式
注册( OMR)时, RESET引脚置为无效。如果
IRQA被断言同步于输入时钟(CLK) ,
多个处理器可以通过使用重新同步
WAIT指令并声称IRQA退出等待
状态。如果处理器处于停止待机状态,并且
IRQA断言,该处理器将退出停止状态。
模式选择B /外部中断请求B
- 此输入
在内部同步于输入时钟(CLK) 。
MODB / IRQB选择初始芯片的工作模式
在硬件复位,成为一个电平敏感或
负边沿触发的,可屏蔽中断请求
正常的指令处理过程中的输入。 MODA ,
MODB和的MoDC选择八个初始芯片1
操作模式锁存到操作模式
注册( OMR)时, RESET引脚置为无效。如果
IRQB被断言同步于输入时钟(CLK) ,
多个处理器可以通过使用重新同步
等待指令并声称IRQB退出等待
状态。
INPUT输入
飞思卡尔半导体公司...
MODA / IRQA
INPUT输入
MODB / IRQB
INPUT输入
摩托罗拉
DSP96002 / D ,第2版
欲了解更多有关该产品,
转到: www.freescale.com
1-5

深圳市碧威特网络技术有限公司