添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第527页 > CY7C1470V25-250BZXC > CY7C1470V25-250BZXC PDF资料 > CY7C1470V25-250BZXC PDF资料3第1页
初步
CY7C1470V25
CY7C1472V25
CY7C1474V25
72兆位( 2M ×36 / 4M ×18 / 1M X 72 )流水线
SRAM与NOBL 架构
特点
引脚兼容和功能上等同于ZBT
支持250 - MHz的零等待状态的总线操作
- 可用的速度等级是250 , 200 ,和167 MHz的
内部自定时输出缓冲控制,以消除
需要使用异步OE
完全注册(输入和输出)的流水线
手术
字节写能力
单2.5V电源
2.5V / 1.8V的I / O操作
快速时钟到输出时间
- 3.0纳秒( 250 - MHz器件)
- 3.0纳秒( 200 - MHz器件)
- 3.4纳秒( 167 - MHz器件)
时钟使能( CEN )引脚停业
同步自定时写
CY7C1470V25和CY7C1472V25提供无铅
100 TQFP和165 FBGA封装。 CY7C1474V25
提供209球FBGA封装。
兼容IEEE 1149.1 JTAG边界扫描
连拍能力直线或交错突发订单
“ZZ”睡眠模式选项和停止时钟选项
功能说明
该CY7C1470V25 / CY7C1472V25 / CY7C1474V25是2.5V ,
2M ×36 / 4M ×18 / 1M X 72同步流水线突发SRAM的
与无总线延迟 ( NOBL )的逻辑,分别。他们是
设计为支持无限真背到背读/写
操作无等待状态。该CY7C1470V25 /
CY7C1472V25 / CY7C1474V25所搭载的
高级( NOBL )逻辑才能启用连续
读/写操作与正在传输的每个数据
时钟周期。该功能极大地提高了吞吐量
在需要频繁写入系统的数据/阅读转变。
CY7C1470V25/CY7C1472V25/CY7C1474V25
管脚兼容和功能等效ZBT设备。
所有同步输入通过输入寄存器控制
通过在时钟的上升沿。所有数据输出通过
输出寄存器的时钟的上升沿来控制。该
时钟输入的时钟使能( CEN )信号的资格,
其中,当去断言暂停操作并延长了
先前时钟周期。写操作是由控制
字节写选择( BW
a
-BW
h
对于CY7C1474V25 , BW
a
-BW
d
对于CY7C1470V25和BW
a
-BW
b
对于CY7C1472V25 )和一个
写使能( WE)输入。所有的写操作都带有片上进行
同步自定时写电路。
三个同步芯片启用( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )为方便银行
选择和输出三态控制。为了避免总线
争时,输出驱动器同步三态
在写过程的数据部分。
逻辑框图, CY7C1470V25 ( 2M ×36 )
A0, A1, A
模式
CLK
CEN
地址
寄存器0
A1
A1'
D1
Q1
A0
A0'
BURST
D0
Q0
逻辑
ADV / LD
C
写地址
注册1
写地址
注册2
C
ADV / LD
BW
a
BW
b
BW
c
BW
d
WE
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
O
U
T
P
U
T
R
E
G
I
S
T
E
R
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
的DQ
DQP
a
DQP
b
DQP
c
DQP
d
E
输入
注册1
E
输入
寄存器0
E
OE
CE1
CE2
CE3
ZZ
读逻辑
睡觉
控制
赛普拉斯半导体公司
文件编号: 38-05290牧师* E
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2004年12月5日
首页
上一页
1
共27页

深圳市碧威特网络技术有限公司